前言 1
第一编 组合逻辑电路 1
第一章 组合逻辑电路的基本概念 1
1.1 逻辑电路与逻辑代数 1
1.1.1 逻辑变量与逻辑函数 1
1.1.2 逻辑函数的表示形式 1
目录 1
1.1.3 逻辑代数的基本定律 2
1.2 卡诺图及其使用 2
1.2.1 卡诺图的组成 2
1.2.2 复合卡诺图 6
1.2.3 卡诺图的读入 7
1.2.4 卡诺图的复合 13
1.2.5 卡诺图的读出 15
第一章习题 16
2.2.1 一致电路(符合电路)的分析 20
2.2 组合逻辑电路的分析实例 20
第二章 组合逻辑电路的分析 20
2.1 组合逻辑电路的分析步骤 20
2.2.2 8421码-2421码互换电路的分析 21
2.2.3 可控排队逻辑电路的分析 23
2.2.4 算术-逻辑运算电路的分析 27
2.2.5 二-十进制加减运算逻辑电路的分析 35
第二章习题 39
第三章 组合逻辑电路的设计 44
3.1 组合逻辑电路的设计步骤 44
3.2 组合逻辑电路的设计实例 44
3.2.1 一位二进制全加减器的设计 44
3.2.2 8421码-2421码互换电路的设计 47
3.2.3 并行二进制数字比较电路的设计 50
3.2.4 任意位可控排队逻辑电路的设计 56
3.2.5 “±1”运算逻辑电路的设计 62
3.2.6 算术-逻辑运算电路的设计 65
3.3 用中规模集成电路设计的组合逻辑电路 71
3.3.1 用多路选择器组成的组合逻辑电路 71
3.3.2 用最小项译码器构成组合译码电路 77
第三章习题 79
第二编 时序逻辑电路 81
第四章 时序逻辑电路的基本概念 81
4.1 时序逻辑电路的特点 81
4.2 状态激励表和赋码激励表 83
4.3 状态激励表的编制 85
4.3.1 分析时序电路时状态激励表的编制 85
4.3.2 设计时序电路时状态激励表的编制 89
4.3.3 从状态流程图编制状态激励表 92
4.4 状态激励表的简化 94
4.4.1 简化中涉及的基本概念 94
4.4.2 完全状态激励表的简化 99
4.4.3 不完全状态激励表的简化 102
4.5 状态激励表的使用 108
4.6 赋码激励表的编制 111
4.6.1 寻找最佳赋码的必要性 111
4.6.2 与赋码有关的划分理论 114
4.6.3 最佳赋码划分的寻找和 121
赋码激励表的编制 121
4.7 赋码激励表的使用 135
第五章 时序逻辑电路的分析 141
5.1 电位模态式异步时序电路的分析实例 141
5.2 脉冲模态式同步时序电路的分析实例 154
第五章习题 173
第六章 时序逻辑电路的设计 179
6.1 脉冲模态式同步时序电路的设计实例 179
6.2 电位模态式异步时序电路的设计实例 220
第六章习题 232