1.1 进位计数制 1
1.1.1 十进计数制 1
1.1.2 二进计数制 1
第1章 数制与编码 1
1.1.3 八进计数制和十六进计数制 2
1.2 不同进位制数之间的转换 4
1.2.1 二进制数转换成十进制数 4
1.2.2 十进制数转换成二进制数 5
1.2.3 二进制数与八进制、十六进制数之间的转换 7
1.3.2 二进制数减法运算 9
1.3.3 二进制数乘法运算 9
1.3 二进制数的算术运算 9
1.3.1 二进制数加法运算 9
1.3.4 二进制数除法运算 10
1.4.1 有权BCD编码 10
1.4 二进制编码的十进制数(10BCD编码) 11
1.4.2 无权BCD码 11
1.4.3 BCD码的加减运算 12
习题 13
2.1.1 或运算及或门 15
2.1 逻辑代数的基本运算 15
第2章 逻辑代数与逻辑门 15
2.1.2 与运算及与门 16
2.1.3 非运算及非门 18
2.2 逻辑代数的基本定律及规则 20
2.2.1 逻辑函数的相等 20
2.2.2 逻辑代数的基本定律 21
2.2.3 逻辑代数的三个规则 22
2.2.4 几个常用公式 24
2.2.5 用代数法简化逻辑函数 25
2.3.1 与非逻辑及或非逻辑 26
2.3 复合门电路的逻辑功能 26
2.3.3 异或逻辑及同或逻辑 29
2.4 逻辑函数的两种标准表达式 31
2.4.1 逻辑函数的与或表达式及或与表达式 31
2.4.2 最小项表达式 31
2.4.3 最大项表达式 33
2.4.4 最小项与最大项之间的关系 34
2.5 卡诺图及逻辑函数的简化 36
2.5.1 逻辑函数的卡诺图 36
2.5.2 卡诺图的简化规划 38
2.5.3 利用卡诺图简化逻辑函数 40
2.6 常用的集成逻辑门 43
2.6.1 正逻辑与负逻辑 43
2.6.2 TTL集成与非门 44
2.6.3 集电极开路(47OC)门 47
2.6.4 三态输出TTL与非门 48
2.6.5 MOS集成逻辑门 49
2.6.6 集成逻辑门型号的命名 52
习题 55
3.1 组合逻辑电路的分析 58
第3章 组合逻辑电路 58
3.1.1 逻辑代数法 59
3.1.2 符号置换法 60
3.2 常用组合逻辑电路的分析 61
3.2.1 译码器 61
3.2.2 编码器 62
3.2.3 数据选择器 63
3.2.4 多路分配器 64
3.2.5 全加器 64
3.3 组合逻辑电路的设计 65
3.3.1 运算电路设计 66
3.3.2 代码转换电路设计 68
3.3.3 译码电路设计 70
3.3.4 检验电路设计 73
3.3.5 比较电路设计 73
3.3.6 用数据选择器实现逻辑函数 74
3.4 组合逻辑电路的冒险现象 77
3.4.1 逻辑冒险 77
3.4.2 功能冒险 78
3.4.3 竞争冒险的消除方法 79
习题 80
4.1.1 基本RS触发器电路组成和工作原理 83
第4章 集成触发器 83
4.1 基本RS触发器 83
4.1.2 基本RS触发器功能描述 84
4.2 钟控触发器 86
4.2.1 钟控RS触发器 87
4.2.2 钟控D触发器 88
4.2.3 钟控JK触发器 89
4.2.4 钟控T触发器和T′触发器 90
4.2.5 电位触发方式的工作特性 91
4.3 主从触发器 91
4.3.1 主从触发器基本原理 92
4.3.2 主从JK触发器的一次翻转现象 94
4.3.3 集成JK触发器 97
4.4 边沿触发器 97
4.4.1 维持-阻塞D触发器 98
4.4.2 集成D触发器 101
习题 105
第5章 同步时序电路 105
5.1 时序电路和它的表示法 105
5.2 状态转移图的状态转移表 107
5.3.1 同步时序电路的特点 111
5.3 同步时序电路的分析 111
5.3.2 同步时序电路的分析 112
5.3.3 典型同步时序电路的分析 117
5.4 同步时序电路的设计 126
5.4.1 设计方法与步骤 126
5.4.2 状态转换图或状态转换表的形成 127
5.4.3 状态简化 130
5.4.4 状态分配 134
5.4.5 触发器选型、确定激励函数和输出函数 138
5.4.7 多余状态检查 140
5.4.6 画逻辑电路图 140
5.4.8 设计举例 141
习题 147
第6章 中大规模集成电路 151
6.1 编码器及译码器 151
6.1.1 编码器 151
6.1.2 译码器 155
6.2 数据选择器 164
6.3 奇偶校验电路 168
6.4.1 同步二进制计数器 169
6.4 计数器 169
6.4.2 同步十进制计数器 171
6.5 移位寄存器 173
6.5.1 串行输入并行输出移位寄存器 173
6.5.2 双向移位寄存器 175
6.6 随机存取存贮器(177RAM) 177
6.6.1 基本结构 178
6.6.2 六管静态存贮单元 178
6.6.3 片选和读写控制电路 179
6.6.4 存贮容量的扩展 179
6.6.5 静态RAM2114 180
6.7.1 只读存贮器的结构和原理 183
6.7 只读存贮器ROM 183
6.7.2 用ROM实现组合逻辑的设计 185
6.7.3 可编程ROM 187
6.8 可编程序逻辑阵列PLA 188
6.8.1 组合PLA 188
6.8.2 时序可编程逻辑阵列 189
习题 191
7.2 D/A转换器 194
7.2.1 权电阻D/A转换器 194
7.1 概述 194
第7章 A/D与D/A转换器 194
7.2.2 R-2R梯形D/A转换器 196
7.2.3 倒梯形D/A转换器 197
7.2.4 D/A转换器的主要技术指标 198
7.2.5 模拟电子开头 198
7.2.6 集成D/A转换器 200
7.3 A/D转换器 201
7.3.1 采样/保持和A/D转换的基本概念 201
7.3.2 并行A/D转换器 202
7.3.3 逐次逼近A/D转换器 203
7.3.4 双积分型A/D转换器 205
7.3.5 A/D转换器的主要技术指标 207
7.3.6 集成A/D转换器(ADC0808/9) 208
习题 209
第8章 脉冲电路 212
8.1 单稳态触发器 212
8.1.1 555定时器 212
8.1.2 微分型单稳态触发器 213
8.1.3 集成单稳态触发器 216
8.1.4 由555定时器构成的单稳态触发器 217
8.1.5 单稳态触发器的应用 218
8.2.1 CMOS多谐振荡器 220
8.2 多谐振荡器 220
8.2.2 石英晶体振荡器 222
8.2.3 由555定时器构成的多谐振荡器 222
8.3 施密特触发器 224
8.3.1 由与非门组成的施密特触发器 224
8.3.2 回差可调的施密特触发器 225
8.3.3 集成施密特触发器 226
8.3.4 由555定时器构成的施密特触发器 227
8.3.5 施密特触发器的应用 228
习题 229