第一章 综述 1
1.1 内容简介 1
1.2 系统概述 1
1.2.1 快总线操作 5
1.2.2 段连接器 8
1.2.3 控制和状态寄存器 10
1.2.4 地理寻址 11
1.2.5 字组和流水传输 11
1.2.6 地址锁定与仲裁锁定操作 13
1.2.7 稀疏数据扫描 14
1.2.8 广播操作 14
1.2.9 总线控制权的仲裁 15
1.2.10 中断 17
1.2.11 定时 18
1.2.12 初始化 18
1.2.13 诊断工具 19
第二章 约定、定义、缩语和符号 20
2.1 本规范的几点说明 20
2.2 标注和逻辑信号的约定 21
2.3 定义 22
2.4 缩语 30
2.5 符号 33
第三章 信号、信号线和插座脚 35
3.1 信号线的类型 35
3.2 信号的命名 35
3.3 信号、信号线和插座脚的简要叙述 36
3.3.1 AS 地址同步(T,主设备) 36
3.3.2 AK 地址回答(T,从设备或ANC) 36
3.3.3 EG 地理寻址使能(CT,主设备或ANC) 36
3.3.4 MS 类型选择(C,主设备) 37
3.3.5 AD 地址/数据(I,主设备或从设备) 37
3.3.6 SS 从设备状态(I,从设备) 37
3.3.7 DS 数据同步(T,主设备) 37
3.3.8 DK 数据回答(T,从设备或ANC) 37
3.3.9 RD 读(C,主设备) 37
3.3.10 PE 奇偶校验使能(I,主或从设备) 38
3.3.11 PA 奇偶校验(I,主或从设备) 38
3.3.12 WT 等待(A,任何设备) 38
3.3.13 AR 请求仲裁(A,主设备) 38
3.3.14 AG 允许仲裁(TA,ANC) 38
3.3.15 AL 仲裁级(IA,主设备) 38
3.3.16 GK 允许回答(TA,主设备) 38
3.3.17 AI 禁止请求仲裁(CA,ANC) 39
3.3.18 SR 服务请求(A,主或从设备) 39
3.3.19 RB 总线复位(A,主设备或从设备通过SI) 39
3.3.20 BH 总线保持(C,ANC) 39
3.3.21 GA 地理地址(F,绕接) 39
3.3.22 TP T脚(I,从设备) 39
3.3.23 DL、DR 菊花链(I,主或从设备) 40
3.3.24 TX、RX 串行网络线(A,主或从设备) 40
3.3.25 TR 带匹配终端的专用线 40
3.3.26 UR 不带匹配终端的专用线 41
3.3.27 其它线与插脚 41
3.4 总线负载 41
3.4.1 信号线与F脚的电压电流限制 41
第四章 快总线操作:寻址 42
4.1 逻辑寻址 43
4.2 地理寻址 45
4.3 广播寻址 47
4.3.1 主设备的广播操作控制 48
4.3.2 从设备对广播操作的响应 51
4.4 次级寻址 53
4.5 稀疏数据扫描操作 55
第五章 快总线操作:定时、时序和响应 57
5.1 对主/从设备定时的一般要求 58
5.1.1 主设备信号的定时要求 58
5.1.2 从设备信号的定时要求 60
5.1.3 等待(WT)信号的使用 62
5.2 主地址周期 63
5.2.1 主设备设置AS 65
5.2.2 从设备对AS(u)的响应 66
5.2.3 主设备对AK.(u)的响应 67
5.3 操作 68
5.3.1 主设备设置DS 69
5.3.2 从设备对DS(t)的响应 74
5.3.3 从设备状态响应的讨论 75
5.3.4 主设备对DK(t)的响应 77
5.4 总线复位信号RB的使用 78
5.4.1 主设备产生RB 78
5 4.2 设备对RB信号的响应 78
5.5 设备对加电的响应 79
第六章 总线仲裁 80
6.1 仲裁总线的使用 81
6.2 仲裁的过程 84
6.3 仲裁原则 87
6.3.1 主设备产生AR及SI传送AR 87
6.3.2 ATC产生和释放AI 88
6.3.3 ATC产生和释放AG 88
6.3.4 主设备产生和释放AL 88
6.3.5 主设备产生和释放GK 90
6.4 系统范围的仲裁 90
第七章 段的公用逻辑 93
7.1 仲裁定时控制(ATC) 93
7.1.1 ATC产生AI 93
7.1.2 ATC产生AG 93
7.2 地理地址控制 95
7.3 系统握手的产生(广播) 96
7.4 运行/保持控制及总线保持 98
7.5 终端匹配 98
7.6 机箱段的公用逻辑 99
7.7 电缆段的公用逻辑 100
第八章 控制及状态寄存器空间 101
8.1 选择置位及清除功能 102
8.2 CSR常用空间的分配 103
8.3 CSR寄存器0 106
8.3.1 设备ID字及其配置 106
8.3.2 控制及状态位的分配 107
8.4 CSR寄存器1 111
8.5 CSR寄存器2 111
8.6 CSR寄存器3 114
8.7 CSR寄存器4 114
8.8 CSR寄存器5 115
8.9 CSR寄存器6 115
8.10 CSR寄存器7 115
8.11 CSR寄存器8 116
8.12 CSR寄存器9及CSR寄存器1CH至1FH 116
8.13 CSR寄存器AH至FH 117
8.14 CSR寄存器20H至3H 117
8.15 CSR寄存器70H至81H 118
8.16 CSR寄存器A0H~AFH,B0H 119
~BFH及C0H~CFH 119
8.17 CSR寄存器80000000H~BFFF 119
FFFFH,参量空间 119
8.18 CSR位的清除 121
第九章 中断 123
9.1 中断操作 123
9.2 服务请求线 124
第十章 段的连接 127
10.1 段连接器的类型 128
10.2 操作的传递 129
10.3 竞争的解决 130
10.4 路径表 131
10.5 控制和状态寄存器 133
10.5.1 CSR#0-ID,状态和控制寄存器 133
10.5.2 CSR#1远端仲裁级 136
10.5.3 CSR#8近端仲裁级 137
10.5.4 CSR#9定时控制寄存器 137
10.5.5 CSR#40H路径表地址寄存器 137
10.5.6 CSR#41H路径表数据寄存器 137
10.5.7 CSR#42H近端地理地址 138
10.5.8 CSR#43H远端地理地址 138
10.5.9 SI中不同操作对CSR位的影响 138
10.6 路径表 139
10.6.1 通过、目标和基本信息 139
10.6.2 产生的原则 140
10.7 SI的工作 140
10.7.1 地址识别 140
10.7.2 SI的仲裁 141
10.7.3 竞争的解决 141
10.7.4 否定的响应 142
10.7.5 地理与广播地址的修正 144
10.7.6 操作的传递 144
10.7.7 奇偶校验的使用和产生 147
10.7.8 SI对RB的响应 148
10.7.9 定时要求 148
10.8 基本地址寄存器 148
第十一章 字组和流水传输 150
11.1 字组和流水传输的终止 152
11.2 字组传输的内部地址增量 153
11.3 FIFO和数据传输错误 153
第十二章 信号特性 155
12.1 信号电平 155
第十三章 插件 157
13.1 插件线路板 160
13.1.1 静电荷泄放用的接地区域 160
13.2 插座 160
13.2.1 段插座 160
13.2.2 插件辅助插座 166
13.2.3 其它插座 168
13.2.4 段和辅助插座插孔序号的确定 168
13.3 温度限制和功率耗散 169
13.3.1 集成电路外壳和插件的的温度 169
13.3.2 功率耗散 169
13.3.3 冷却 170
13.4 前面板 170
13.5 插件工作指示 171
13.6 电源要求的标志 171
13.7 瞬态干扰 171
第十四章 机箱 172
14.1 机箱结构 172
14.2 机箱后背板 172
14.2.1 机箱段插头及其布线 175
14.2.2 机箱辅助插头 177
14.2.3 插座的导轨 178
14.2.4 后背板电流要求 178
14.2.5 后背板的其它条款 179
14.3 冷却 179
14.4 运行/保持开关装置 179
14.5 安装在后背板反面的线路板 180
14.6 机箱标志 181
14.7 静电荷泄放的通路 182
第十五章 电源 183
第十六章 电缆段 185
16.1 电缆段上的信号 185
16.2 电缆段插座及其接点分配 185
附录 188
附录A 装备技术(用不同器件实现时)的要求 188
A.1 用ECL器件实现 188
附录B ECL电路前面板的互连 192
B.1 信号的幅度和电平 192
B.2 电缆 192
B.3 插头座 192
B.4 驱动器、接收器和终端匹配器 193
附录C 电缆段的实现 193
C.1 有关电缆段电子学的说明 196
C.2 ECL电缆段的实现 196
附录D 主设备部件的实例 197
D.1 主设备仲裁电路 197
附录E S-1型快总线段连接器 198
E.1 S-l型段连接器的一般特性 199
E.2 前面板 201
附录F 插件的实现 202
F.1 典型插件的实现 202
附录G A型机箱的实例 203
G.1 A型机箱 203
G.2 A型机箱的实例 203
G.3 背面线路板的安装 208
附录H W型机箱和W型插件的实例 208
H.1 W型机箱 208
H.2 W型机箱的插件 209
附录I 标准电源 212
I.1 高效率电源 212
I.2 低噪声电源 217
附录J 非零错误状态的处理方法 219
J.1 寻址期间的错误 219
J.2 数据周期超时 222
J.3 从设备状态响应 222
J.4 主处理机对错误信息的响应 224
J.5 与FIFO和I/O口有关的错误 224
附录K 元器件 226
K.1 接插件 227
索引 229