第一章 硬件模型概述 1
1.1 结构模型 1
1.2 行为描述模型 3
1.3 离散事件时间模型 5
第二章 基本的VHDL编程语言 8
2.1 VHDL中预定义的基本词法元素 8
2.1.1 注释句 8
2.1.2 标识符 8
2.1.3 数 9
2.1.4 字符 9
2.1.5 字符串 9
2.1.6 位串Bit String和位向量Bit_Vector 9
2.2 数据类型和对象 10
2.2.1 整数类型 11
2.2.2 浮点数类型 11
2.2.3 物理类型 11
2.2.4 枚举类型 12
2.2.5 数组和记录 13
2.2.6 子类型 15
2.2.7 预定义属性 15
2.3 运算符 19
2.3.1 逻辑运算符 19
2.3.2 关系运算符 20
2.3.3 算述运算符 20
2.3.5 赋值运算符 21
2.3.4 并置运算符 21
2.3.6 结合运算符=> 22
2.4 顺序语句 22
2.4.1 IF语句的概念 22
2.4.2 CASE语句 23
2.5 循环语句 25
2.5.1 WHILE语句 25
2.5.2 FOR语句 25
2.6 等待语句 26
2.7 断言语句 27
2.8 子程序 28
2.9 程序包声明和包体 30
第三章 VHDL模型的组织 33
3.1 VHDL主要构造 33
3.2 结构化描述 35
3.2.1 实体声明中的端口和构件端口 36
3.2.2 块语句 37
3.3 结构体的行为描述 39
3.3.1 语句顺序性和语句并行性 39
3.3.2 信号赋值和变量赋值 44
3.3.3 信号决断和总线 46
3.4 模型的组织 47
3.4.1 设计库 47
3.4.2 配置说明 49
第四章 VHDL综合工具 56
4.1.1 可利用的设计库和程序包 57
4.1 基于VHDL的综合编译器 57
4.1.2 设计举例:简化的饮料机控制器专用电路 58
4.2 高级综合工具 65
4.2.1 结构化综合工具AMICAL 65
4.2.2 综合过程 67
第五章 VHDL应用样例 76
5.1 DP32的技术条件及预定义程序包 76
5.1.1 DP32指令集 76
5.1.2 总线结构和时序 79
5.1.3 数据类型程序包 80
5.2 实体声明 85
5.3 行为描述模型 86
5.4 测试台 99
5.5 寄存器传输级(RTL)结构 105
5.5.1 DP32的RTL结构文件 109
5.5.2 配置RTL测试台 115
附寻A VHDL的BNF格式 117
附录B 帮助记忆 137