目录 1
第一章 数字锁相环路(DPLL)的基本工作原理 1
第一节 概述 1
第二节 全数字锁相环路与最大后验相位估计器 3
(MAP) 3
第三节 数字锁相环路(DPLL)的分类 8
第二章 环路部件 14
第一节 数字鉴相器(DPD) 14
第二节 数字环路滤波器(DLF) 37
第三节 数控振荡器(DCO) 51
第三章 ZC1-DPLL的环路结构及其性能分析 68
第一节 ZC1-DPLL的工作原理及其模型 68
第二节 ZC1-DPLL性能分析的数学基础 73
第三节 ZC1-DPLL的线性化分析方法 80
第四节 ZC1-DPLL的非线性分析方法 96
第五节 ZC1-DPLL的有噪性能分析 137
第六节 量纲 162
第一节 FF-DPLL的基本结构和原理 167
第四章 FF-DPLL的环路基本结构及其性能分析 167
第二节 线性可变码位控制的实现 169
第三节 FF-DPLL环路基本方程及无噪性能分析 174
第四节 FF-DPLL的噪声性能分析 180
第五节 FF-DPLL用于数字网同步 185
第五章 MPLL的环路基本结构及其性能分析 198
第一节 MPLI中三类数字鉴相器的特性 202
第二节 MPLL的捕获特性 208
第六章 全数字锁相环路的应用 213
第三节 MPLL的跟踪特性 213
第一节 用于FSK信号解调的触发器型全数字锁相 218
环路 218
第二节 全数字单片集成锁相环路的原理与应用 247
第三节 一种QPSK信号的数字解调环路 256
第四节 正向过零型全数字锁相环路的设计与实现 264
第五节 用于位同步提取的导前-滞后型全数字锁相 272
环路 272
附录:商品化锁相环路集成电路和有关器件及生产厂家一 282
览表 282