第一部分 实验平台介绍 3
第1章 实验软件平台介绍 3
1.1 Xilinx的ISE软件介绍 3
1.2 Mentor的ModelSim软件介绍 4
第2章 实验硬件平台介绍 5
2.1硬件平台介绍 5
2.2硬件平台外设子模块 5
第二部分 实验 17
实验1二进制码变换单元设计 17
1.1预习内容 17
1.2实验目的 17
1.3实验环境 17
1.4实验原理 17
1.5实验步骤 18
1.6实验报告 19
1.7附录 19
1.7.1设计代码 19
1.7.2仿真结果 20
实验2计数器单元设计 22
2.1预习内容 22
2.2实验目的 22
2.3实验环境 22
2.4实验原理 22
2.5实验步骤 23
2.6实验报告 23
2.7附录 24
2.7.1 VHDL的源代码 24
2.7.2仿真结果 24
实验3基于IP核的乘法器设计 26
3.1预习内容 26
3.2实验目的 26
3.3实验环境 26
3.4实验原理 26
3.5实验步骤 27
3.6实验报告 27
3.7附录 28
3.7.1 VHDL源代码 28
3.7.2仿真结果 29
实验4基于移位相加运算的乘法器设计 30
4.1预习内容 30
4.2实验目的 30
4.3实验环境 30
4.4实验原理 30
4.5实验步骤 31
4.6实验报告 31
4.7附录 32
4.7.1 VHDL源代码 32
4.7.2仿真结果 33
实验5基于移位相减运算的除法器设计 35
5.1预习内容 35
5.2实验目的 35
5.3实验环境 35
5.4实验原理 35
5.5实验步骤 36
5.6实验报告 36
5.7附录 37
5.7.1 V HDL源代码 37
5.7.2仿真结果 38
实验6伪随机二进制序列发生器设计 40
6.1预习内容 40
6.2实验目的 40
6.3实验环境 40
6.4实验原理 40
6.5 实验步骤 41
6.6实验报告 41
6.7附录 42
6.7.1 VHDL代码(原理图生成) 42
6.7.2仿真结果 43
实验7序列产生和序列检测器设计 44
7.1预习内容 44
7.2实验目的 44
7.3实验环境 44
7.4实验原理 44
7.5实验步骤 45
7.6实验报告 45
7.7附录 46
7.7.1设计代码 46
7.7.2仿真结果 48
实验8有限脉冲响应(FIR)滤波器设计 49
8.1预习内容 49
8.2实验目的 49
8.3实验环境 49
8.4实验原理 49
8.5实验步骤 50
8.6实验报告 50
8.7附录 50
8.7.1设计代码 50
8.7.2仿真结果 51
实验9数字时钟管理模块(DCM)设计 52
9.1预习内容 52
9.2实验目的 52
9.3实验环境 52
9.4实验原理 52
9.5实验步骤 53
9.6实验报告 55
9.7附录 55
9.7.1 DCM模块源代码 55
9.7.2仿真结果 56
实验10异步先进先出队列(FIFO)设计 58
10.1预习内容 58
10.2实验目的 58
10.3实验环境 58
10.4实验原理 58
10.5实验步骤 59
10.6实验报告 59
10.7附录 60
10.7.1设计代码 60
10.7.2仿真结果 63
实验11电子秒表设计 64
11.1预习内容 64
11.2实验目的 64
11.3实验环境 64
11.4实验原理 64
11.5实验步骤 65
11.6实验报告 66
11.7附录 66
实验12数字时钟的设计 70
12.1预习内容 70
12.2实验目的 70
12.3实验环境 70
12.4实验原理 70
12.4.1设计结构 70
12.4.2模块功能 71
12.5实验步骤 72
12.6实验报告 72
12.7附录 72
实验13串行A/D转换器应用设计 76
13.1预习内容 76
13.2实验目的 76
13.3实验环境 76
13.4实验原理 76
13.4.1 TLC549工作原理 76
13.4.2 FPGA系统设计原理 77
13.5实验步骤 77
13.6实验报告 78
13.7附录 78
实验14数字电压表的设计 80
14.1预习内容 80
14.2实验目的 80
14.3实验环境 80
14.4实验原理 80
14.4.1系统原理及信号 80
14.4.2 A/D时序控制 81
14.4.3编码转换电路 82
14.4.4输出显示电路 83
14.5实验步骤 83
14.6实验报告 83
14.7附录 84
实验15函数信号发生器的设计 85
15.1预习内容 85
15.2实验目的 85
15.3实验环境 85
15.4实验原理 85
15.5实验步骤 86
15.6实验报告 86
15.7附录 86
15.7.1产生正弦波系数的程序 86
15.7.2设计代码 87
实验16直接数字频率合成器(DDS)设计 90
16.1预习内容 90
16.2实验目的 90
16.3实验环境 90
16.4实验原理 90
16.5实验步骤 91
16.6实验报告 91
16.7附录 91
实验17液晶显示模块应用设计 94
17.1预习内容 94
17.2实验目的 94
17.3实验环境 94
17.4实验原理 94
17.4.1液晶模块接口原理 94
17.4.2液晶显示模块的命令 95
17.4.3液晶控制器原理 97
17.5实验步骤 97
17.6实验报告 98
17.7附录 98
实验18 VGA显示接口设计 101
18.1预习内容 101
18.2实验目的 101
18.3实验环境 101
18.4实验原理 101
18.5实验步骤 102
18.6实验报告 103
18.7附录 103
参考文献 106