1 概述 1
1.1 研究背景与意义 1
1.2 数字信道化研究现状 2
1.3 FPGA技术 5
2 数字信道化理论基础 7
2.1 信道化算法 7
2.2 降采样信号处理 17
3 基于流水线FFT的信道化结构 24
3.1 经典的流水线结构 24
3.2 改进的SDC结构 26
3.3 SDC-SDF组合结构 36
3.4 并行流水线FFT结构 40
3.5 本章小结 43
4 基于多路DDC并行的信道化结构 44
4.1 经典的数字下变频 44
4.2 可重配置数字下变频结构 45
4.3 本章小结 56
5 先粗糙划分后精细划分的混合信道化结构 58
5.1 混合信道化结构 58
5.2 设计实例 60
5.3 粗糙信道化 62
5.4 调谐单元 64
5.5 精细信道化 66
5.6 本章小结 73
6 数字信道化在电子战中的应用 74
6.1 TPFT-Tuning-Resampling信道化结构 75
6.2 基于TPFT的粗糙信道化 78
6.3 调谐单元 86
6.4 重采样滤波器 86
6.5 实验测试 91
6.6 本章小结 96
7 数字信道化在商用无线电监测中的应用 98
7.1 无线电监测系统 99
7.2 DRM30/FM双模无线电监测系统 100
7.3 本章小结 111
8 基于FPGA的多接收机同步系统 113
8.1 SerDes收发器的延迟变化 114
8.2 固定延迟SerDes收发器 116
8.3 实验测试 126
8.4 本章小结 129
参考文献 130