第1章 微型计算机基础知识 1
1.1 微型计算机概述 1
1.1.1 微型计算机及其发展概况 2
1.1.2 微型计算机的特点 5
1.2 微型计算机系统的组成 5
1.2.1 微型计算机系统的概念 5
1.2.2 微型计算机系统的硬件结构及其功能 7
1.2.3 微型计算机的基本工作原理和工作过程 10
1.2.4 微型计算机的主要性能指标 11
1.3 计算机中的数制和编码 13
1.3.1 常用数制及相互间的转换 13
1.3.2 二进制数的运算 16
1.3.3 带符号数在计算机中的表示 17
1.3.4 计算机中常用的编码 21
习题与思考题 23
第2章 微处理器 25
2.1 8086微处理器内部基本结构 26
2.1.1 8086 CPU的功能结构 26
2.1.2 8086 CPU的寄存器结构 29
2.2 8086 CPU的存储器组织及I/O结构 33
2.2.1 存储单元的地址和内容 33
2.2.2 存储器的分段与物理地址的形成 34
2.2.3 8086 CPU的I/O结构 37
2.3 8086微处理器的外部引脚及工作模式 37
2.3.1 8086 CPU的具体引脚及其功能 38
2.3.2 8086微处理器的工作模式及系统结构 42
2.4 8086微处理器的总线操作与时序 44
2.4.1 时钟周期、总线周期和指令周期 44
2.4.2 总线操作与时序 44
2.5 Intel的其他微处理器 50
2.5.1 80x86 32位微处理器 50
2.5.2 Pentium系列微处理器 60
2.5.3 双核和多核微处理器 65
习题与思考题 66
第3章 寻址方式与指令系统 68
3.1 指令系统概述 68
3.1.1 指令的基本概念 68
3.1.2 指令格式 69
3.1.3 操作数类型 70
3.1.4 指令的执行 71
3.2 寻址方式 71
3.2.1 立即寻址 71
3.2.2 寄存器寻址 72
3.2.3 存储器寻址 72
3.3 调试工具DEBUG 76
3.3.1 DEBUG的启动 76
3.3.2 DEBUG的主要命令 78
3.4 8086 CPU指令系统 85
3.4.1 数据传送类指令 85
3.4.2 算术运算类指令 92
3.4.3 逻辑运算与移位类指令 99
3.4.4 控制转移类指令 104
3.4.5 串操作类指令 112
3.4.6 处理器控制类指令 117
3.5 80x86/Pentium新增指令简介 118
3.5.1 80x86寻址方式 118
3.5.2 80x86 CPU新增指令 119
习题与思考题 121
第4章 汇编语言程序设计 124
4.1 汇编语言源程序 124
4.1.1 汇编语言基本概念 124
4.1.2 汇编语言源程序的结构 125
4.1.3 汇编语言语句类型及格式 127
4.1.4 数据项及表达式 128
4.2 汇编语言伪指令 133
4.2.1 符号定义伪指令 133
4.2.2 数据定义伪指令 135
4.2.3 段定义伪指令 138
4.2.4 指定段寄存器伪指令 139
4.2.5 指定地址伪指令 140
4.2.6 源程序结束伪指令 141
4.3 汇编语言程序的上机过程 141
4.3.1 上机环境 141
4.3.2 上机过程 142
4.4 DOS系统功能调用 147
4.4.1 系统功能调用的一般方法 147
4.4.2 DOS常用系统功能调用 148
4.5 汇编语言程序设计 150
4.5.1 顺序结构程序设计 150
4.5.2 分支结构程序设计 153
4.5.3 循环结构程序设计 158
4.5.4 子程序设计 166
习题与思考题 175
第5章 存储器系统 177
5.1 存储器概述 177
5.1.1 存储器系统与多级存储体系结构 177
5.1.2 存储器的分类与组成 178
5.1.3 存储器的性能指标 180
5.2 RAM存储器 181
5.2.1 SRAM存储器 181
5.2.2 DRAM存储器 184
5.3 ROM存储器 186
5.3.1 掩膜ROM 186
5.3.2 可编程ROM 187
5.3.3 可擦除可编程 ROM 187
5.3.4 电可擦除可编程ROM 189
5.3.5 Flash存储器 190
5.4 存储器的扩展设计 192
5.4.1 存储器芯片与CPU连接概述 192
5.4.2 存储器容量的扩展 194
5.4.3 存储器的扩展设计举例 197
5.4.4 16位微机系统中的存储器组织 199
5.5 高速缓冲存储器 200
5.5.1 Cache的基本结构和工作原理 200
5.5.2 Cache的读/写和替换策略 201
5.5.3 Cache的地址映射 203
5.6 虚拟存储器及其管理技术 205
5.6.1 虚拟存储器概述 205
5.6.2 虚拟存储器中的地址结构映射与变换方式 206
习题与思考题 209
第6章 微机总线 211
6.1 总线概述 211
6.1.1 总线分类 212
6.1.2 总线标准和性能指标 213
6.1.3 总线控制方式 214
6.2 系统总线 214
6.2.1 ISA总线 215
6.2.2 PCI总线 218
6.2.3 AGP总线 222
6.2.4 新型总线PCI Express 224
6.3 外总线 226
6.3.1 RS-232C总线 226
6.3.2 USB总线 228
6.3.3 IEEE 1394总线 231
习题与思考题 233
第7章 I/O接口总论 234
7.1 I/O接口概述 234
7.1.1 I/O接口及接口技术的概念 234
7.1.2 I/O接口的主要功能 236
7.1.3 I/O接口的基本结构与分类 237
7.2 I/O端口 238
7.2.1 I/O端口的编址方式 239
7.2.2 I/O指令 239
7.2.3 I/O端口地址分配 241
7.2.4 I/O端口地址译码 242
7.3 CPU与外设间的数据传送方式 245
7.3.1 程序控制传送方式 245
7.3.2 中断传送方式 248
7.3.3 DMA传送方式 249
习题与思考题 251
第8章 中断技术 252
8.1 中断基础 252
8.1.1 中断的基本概念 252
8.1.2 中断优先级与中断嵌套 253
8.1.3 中断过程 256
8.2 8086 CPU的中断系统 258
8.2.1 8086 CPU中断类型 258
8.2.2 8086 CPU响应中断的过程 260
8.2.3 中断向量及中断向量表 262
8.3 可编程中断控制器8259A 263
8.3.1 8259A的内部结构和引脚 263
8.3.2 8259A的工作方式 265
8.3.3 8259A的级联 269
8.3.4 8259A的命令字 269
8.4 8259A在微机中的编程应用 275
8.5 80486 CPU中断系统 276
8.5.1 80486 CPU中断系统结构及类型 276
8.5.2 保护模式下的中断与异常处理 278
习题与思考题 281
第9章 微机基本接口技术与应用 282
9.1 并行接口与可编程并行接口芯片8255A及其应用 282
9.1.1 并行接口的特点、功能与分类 282
9.1.2 8255A的内部结构与引脚 284
9.1.3 8255A的工作方式与控制字 287
9.1.4 8255A应用举例 291
9.2 可编程定时/计数器8253及其应用 296
9.2.1 定时与计数概念 296
9.2.2 8253的内部结构与引脚功能 297
9.2.3 8253的控制字与工作方式 299
9.2.4 8253的初始化编程及应用举例 304
9.3 串行通信与可编程串行接口芯片8251A及其应用 307
9.3.1 串行通信基本概念 307
9.3.2 8251A的内部结构与引脚功能 312
9.3.3 8251A的控制字和初始化 316
9.3.4 8251A应用举例 319
9.4 A/D与D/A转换接口及其应用 321
9.4.1 A/D及D/A转换概述 321
9.4.2 A/D转换器及其与CPU的接口 321
9.4.3 D/A转换器及其与CPU的接口 326
9.5 多功能外围接口芯片组简介 331
9.5.1 多功能外围接口芯片组82C206 332
9.5.2 多功能外围接口芯片组82380 334
习题与思考题 336
参考文献 337