目录 1
第一章 逻辑门和组合电路 1
§1.1TTL逻辑门 2
1.1.1TTL“与非”门 2
1.1.2集电极开路(OC)“与非”门 5
1.1.3三态(TS)“与非”门 5
1.1.4TTL集成电路使用规则 6
§1.2CMOS逻辑门 7
1.2.1CMOS集成电路的特点 7
1.2.2基本CMOS逻辑电路 8
1.2.3CMOS集成电路参数及其测试 12
1.2.4CMOS集成电路使用规则 14
§1.3逻辑代数 16
§1.4组合逻辑电路 18
1.4.1组合逻辑电路的设计方法 18
1.4.2组合电路中竞争与冒险 18
1.4.3组合电路设计举例 19
§1.5实验 21
实验1-1 TTL“与非”门特性测试 21
实验1-2 “OC”门的特性与应用 23
实验1-3 三态门的特性及其应用 25
实验1-4 CMOS逻辑门功能与应用 27
实验1-5用基本逻辑门实现逻辑函数 29
实验1-6用逻辑电路证明逻辑代数定理 31
实验1-7组合逻辑电路的设计 33
第二章 运算电路 34
§2.1基本逻辑门构成的算术电路 34
2.1.1半加器 34
2.1.2全加器 34
§2.2二进制并联加、减法器 35
2.2.1二进制并联加法器 35
2.2.2二进制并联减法器 35
2.2.3二进制并联加/减法器 36
2.3.2BCD减法器 37
§2.3BCD加减法器 37
2.3.1BCD加法器 37
§2.4数值比较器 39
2.4.1一位数值比较器 39
2.4.2四位数值比较器 39
24.3比较器的扩展 40
§2.5算术逻辑单元(ALU) 40
§2.6实验 41
实验2-1用逻辑门构成算术电路 41
实验2-2二进制并联加/减法器 42
实验2-3数值比较器 43
实验2-4算术逻辑单元 44
第三章 数据变换和传输电路 47
§3.1编码器 47
3.1.1二进制编码器 47
3.1.2BCD编码器 48
3.1.3优先编码器 48
§3.2译码器 49
3.2.1变量译码器 49
3.2.2代码变换译码器 50
3.2.3显示译码器 51
3.2.4CMOS译码器 55
3.2.5数据分配器(DMX) 57
3.2.6译码器的扩展 58
3.2.7译码器的应用 59
§3.3多路选择器(MUX) 60
3.3.1多路选择器工作原理 60
3.3.2CMOS数据选择器/数据分配器 62
3.3.3数据选择器的应用 63
§3.4奇偶产生器/校验器 66
3.4.1奇偶校验码和奇偶位 67
3.4.2奇偶产生器/校验器 68
3.4.3奇偶产生器/校验器的应用 69
实验3-1编码器 71
§3.5实验 71
实验3-2译码器与数据分配器 72
实验3-3显示系统 74
实验3-4数据选择器 76
实验3-5数据选择器的应用 77
实验3-6奇偶产生器/校验器 79
第四章 触发器 82
§4.1概述 82
§4.2逻辑门构成的触发器 82
4.2.1基本RS触发器 82
4.2.2时钟RS触发器 83
4.2.3D触发器 84
4.2.4JK触发器 85
4.2.5T触发器 85
§4.3集成触发器 86
4.3.1集成触发器的时钟脉冲触发 87
4.3.2CMOS集成边沿触发器结构 87
§4.4实验 88
实验4-1“与非”门构成的触发器 88
实验4-2集成JK触发器 90
实验4-3集成边沿D触发器 91
5.2.1多谐振荡器 93
§5.2逻辑门构成的振荡器和整形电路 93
§5.1概述 93
第五章 定时和整形电路 93
5.2.2单稳态触发器 95
5.2.3施密特整形电路 98
5.2.4石英晶体多谐振荡器 98
§5.3集成振荡器 99
5.3.1TTL集成单稳态触发器 99
5.3.2CMOS集成振荡器 100
§5.4集成定时电路 102
5.4.1555定时电路 102
5.5.1简介 103
§5.5集成施密特整形电路 103
5.4.2555定时电路的应用 103
5.5.2施密特整形电路的应用 104
§5.6实验 105
实验5-1逻辑门构成的振荡器和整形电路 105
实验5-2CMOS集成振荡器——CD4047 106
实验5-3集成定时电路 107
实验5-4集成施密特整形电路 108
第六章 计数器、寄存器和随机存储器 109
§6.1计数器 109
6.1.1异步二进制计数器 109
6.1.2集成异步计数器T1290 111
6.1.3同步计数器T1160 112
6.1.4模N计数器 113
6.1.5加/减计数器CC4516 115
6.1.6环形计数器 116
§6.2寄存器 117
6.2.1并入-并出寄存器T1175 118
6.22串入-串出寄存器T1095 118
6.23多功能移位寄存器CC4035 119
6.2.4移位寄存器序列 121
6.2.5移位寄存器应用举例 121
§6.3随机存储器 123
实验6-1异步二进制加、减法计数器 126
§6.4实验 126
实验6-2集成同步计数器 127
实验6-3环形计数器与扭环计数器 129
实验6-4双向移位寄存器 129
实验6-5通用移位寄存器 131
实验6-6移位寄存器序列 132
实验6-7110序列检测器 133
实验6-8随机存储器的位扩展 133
第七章 D/A和A/D转换 135
§7.1概述 135
7.2.1分立元件组成的D/A转换器 136
§7.2D/A转换器 136
7.2.2集成D/A转换器 137
7.2.3D/A转换器的性能指标 138
§7.3A/D转换器 139
7.3.1组合的A/D转换器 139
7.3.2集成A/D转换器 140
§7.4实验 142
实验7-1分立元件组成的D/A转换器 142
实验7-2集成D/A转换器5G7520及应用 144
实验7-3斜坡式组合A/D转换器 145
实验7-431/2位数字电压表 146
第八章 数字系统设计 149
§8.1算法状态机 149
8.1.1引言 149
8.1.2ASM图表 149
8.1.3定时 151
§8.2寄存器传输语言(RTL)的符号表示法 152
8.2.1引言 152
8.2.2寄存器间的信息传送 152
8.2.3算术操作 154
8.2.5移位操作 155
§8.3设计举例 155
8.2.4逻辑操作 155
§8.4实现控制逻辑 157
8.4.1用D触发器和译码器实现控制逻辑 157
8.4.2用每态一个触发器法实现控制逻辑 158
8.4.3用数据选择器实现控制逻辑 159
§8.5实验 160
实验8-1二进制乘法器 160
实验8-2时序比较器 164
实验8-3累加器 168
实验8-4并-串行数据变换器 172
实验8-5数字钟 173
实验8-6系统时钟 174
实验8-7交通灯控制器 175
实验8-8数字锁 178
附录 181
附录Ⅰ 数字电路实验仪 181
附录Ⅱ 数字电路实验故障分析 182
附录Ⅲ 实验报告格式 185
附录Ⅳ 我国TTL集成电路型号命名规则 186
附录Ⅴ 部分常用TTL及CMOS数字集成电路汇编 190
附录Ⅵ 国际标准逻辑(图形)符号 194
附录Ⅶ 部分TTL集成电路逻辑结构图 201