第一章 PLD器件的数字系统设计必备知识 1
1.1 引言 1
1.2 PLD器悠扬的基本结构 5
1.3 高密度在系统可编程逻辑器件的结构 6
1.4 ispLSI系列器件 16
1.5 ispGDX概述 21
1.6 现场可编程门阵列(FPGA) 23
第二章 HDL硬件描述语言 29
2.1 ABEL-HDL硬件描述(ABEL-HDL) 29
2.2 VHDL语言的基本结构和语法 39
第三章 PLD器件开发与在系统编程技术 57
3.1 IspEXPERT编程软件 57
3.2 原理图输入方式设计 60
3.3 ABEL语言和原理图混合输入 75
3.4 ispEXPERT系统中VHDL和Verilog语言的设计方法 81
3.5 器件的适配与下载 85
第四章 数字系统设计方法 93
4.1 数字系统设计流程 93
4.2 组合逻辑设计 94
4.3 时序逻辑电路设计 99
4.4 状态机设计 106
第五章 isp VHDL设计与操作 113
5.1 Workview Office使用方法 113
5.2 ispDS+使用方法 118
5.3 ispVHDL软件使用方法 122
5.4 数字系统设计洋例 133
第六章 ISP逻辑器件实验系统 138
6.1 实验系统的基本结构 138
6.2 实验系统的输入输出设备 138
6.3 实验系统的功能 140
第七章 ISP实验 141
7.1 基础实验 141
实验一 组合逻辑电路设计一——血型配对 141
实验二 组合逻辑电路设计二——报警逻辑电路 144
实验三 常用的中规模集成电路器件设计 145
实验四 带数字显示的倒计时定时器 147
7.2 应用实验 148
实验五 数字式秒表 148
实验六 串行数字锁 149
实验七 智能裁决器 150
实验八 乒乓球模拟游戏机 152
实验九 自行车车速距离测试仪 156
附录A 在系统可编程模拟电路ispPAC 159
附录B 设计优化指南 162
附录C 缩略语词汇表 171