第一章 逻辑电路中的计数制 1
§1-1 十进计数制的特征 1
目录 1
§1-2 数的二进制 3
§1-3 数的八进制和十六进制 7
一、八进制 8
二、十六进制 9
§1-4 用二进制表示十进制的几种编码(BCD码) 11
一、842、码 13
二、其它几种BCD码 15
§1-5 计数制间的相互转换 17
一、二进制转换成十进制 17
二、十进制转换成二进制 18
四、十进制转换成八进制 21
三、八进制转换成十进制 21
五、421码与八进制的相互转换 22
六、十六进制转换成十进制 23
七、十进制转换成十六进制 24
§1-6 原码、补码、反码和二进制的运算 25
一、原码、补码和反码 25
二、二进制的运算 27
重点提要 30
练习题 30
第二章 逻辑门电路 33
§2-1 与、或、非逻辑关系概述 33
§2-2 与、或、非逻辑门电路 37
二、或非门 44
一、与非门 44
§2-3 复合逻辑门电路 44
三、异或门 45
四、同或门 46
重点提要 48
第三章 布尔代数基础 49
§3-1 布尔代数基本知识 49
一、逻辑加 51
二、逻辑乘 52
三、逻辑非 53
§3-2 布尔代数的基本定理 53
§3-3 解析法化简逻辑函数 66
重点提要 71
练习题 71
§4-1 真值表与卡诺图,读入和读出 73
第四章 卡诺图 73
§4-2 用卡诺图化简逻辑函数 79
§4-3 逻辑函数的标准形式与卡诺图 88
一、与或式读入卡诺图 88
二、或与式读入卡诺图 89
三、与或非式读入卡诺图 89
四、或与非式读入卡诺图 90
§4-4 卡诺图的应用举例 92
重点提要 101
练习题 101
第五章 组合逻辑电路的一般设计方法 103
§5-1 概述 103
§5-2 组合逻辑电路设计的思路和步骤 105
练习题 112
重点提要 112
第六章 组合逻辑电路应用设计 113
§6-1 加法器和减法器逻辑电路设计 113
一、全减器逻辑电路设计 113
二、全加器逻辑电路设计 116
三、全加减器逻辑电路设计 118
四、多位二进制数的全加减器 121
§6-2 二-十进制(BCD码)运算逻辑电路 122
§6-3 数字比较逻辑电路设计 128
一、一位数字比较逻辑电路设计 129
二、两位数字比较逻辑电路设计 131
三、三位和多位数字比较逻辑电路设计 134
一、不变排队逻辑电路设计 142
§6-4 排队逻辑电路设计 142
二、可控排队逻辑电路设计 144
§6-5 数字编码逻辑电路设计 147
§6-6 编码变换逻辑电路设计 149
§6-7 数字显示译码逻辑电路设计 152
§6-8 逻辑电路设计中的几个问题 161
一、门电路的延迟时间 162
二、冒险问题 162
三、扇入系数 163
四、关于正逻辑和负逻辑 164
五、逻辑电路的集成化 164
重点提要 164
第七章 触发器时序逻辑电路的分析 165
§7-1 时序逻辑电路概述 165
§7-2 触发器电路分析——完整法 167
§7-3 触发器电路分析——简化法 186
§7-4 触发器间的相互转换 196
一、T触发器转换成D触发器 196
二、D触发器转换成T触发器 198
三、D触发器转换成JK触发器 200
四、JK触发器转换成D触发器 201
五、RS触发器转换成T触发器 202
六、RS触发器转换成JK触发器 202
重点提要 203
练习题 205
第八章 计数器时序逻辑电路的分析 209
§8-1 计数电路分析概述 209
§8-2 同步计数器分析 210
§8-3 异步计数器分析 219
§8-4 一般时序电路分析 228
重点提要 240
练习题 241
第九章 计数时序逻辑电路的设计 244
§9-1 计数电路设计概述 244
§9-2 同步计数器的设计 249
一、非循环码同步计数器 249
二、循环码同步计数器 264
§9-3 异步计数器设计 276
一、2n型异步计数器 277
二、非2n型异步计数器 279
重点提要 284
练习题 285
练习题参考答案 286
主要参考书目 334