绪论 1
第一章 数制与编码 3
一、十进制数 3
二、二进制数 3
三、R进制数 4
四、不同计数制间的转换 4
五、原码、反码和补码 7
六、二—十进制码(BCD码) 8
习题 10
第二章 逻辑代数及其简化 11
第一节 逻辑代数 11
一、正逻辑与负逻辑 11
二、基本逻辑运算 12
三、导出逻辑运算 13
四、逻辑函数的相等 16
五、基本定理 16
六、关于等式的三个规则 17
七、逻辑函数的表示方法 18
第二节 逻辑函数的化简 20
一、公式法化简 20
二、图形法化简(卡诺图法) 23
第三节 逻辑函数的系统简化法 30
一、求出全部主要项 31
二、选出实质主要项 32
三、选择主要项建立逻辑函数的最简与或武 33
习题 38
第三章 逻辑门电路 41
第一节 晶体二极管的开关特性 41
一、晶体二极管的静态开关特性 41
二、晶体二极管的动态开关特性 43
三、晶体二极管开关参数 44
第二节 晶体三极管的开关特性 46
一、静态开关特性 46
二、动态开关特性 49
三、晶体三极管开关参数 53
四、晶体三极管反相器 54
第三节 TTL集成逻辑门 59
一、晶体管-晶体管逻辑门电路(TTL) 60
二、TTL与非门的主要外部特性 61
三、其它类型的TTL门电路 67
四、其它系列TTL门电路 71
第四节 其它类型的双极型数字集成电路 73
一、发射极耦合逻辑(ECL)门 73
二、集成注入逻辑(I2L)电路 75
第五节 CMOS门电路 77
一、CMOS反相器的工作原理 77
二、CMOS反相器的电压传输特性和电流传输特性 78
三、CMOS反相器的输入特性和输出特性 79
四、电源特性 81
五、CMOS传输门 82
六、CMOS逻辑门电路 83
七、CMOS电路的锁定效应及正确使用方法 86
习题 88
第四章 组合逻辑电路 92
第一节 组合逻辑电路的分析 92
第二节 组合逻辑电路的设计 94
一、用与非门设计组合逻辑电路 94
二、用或非门设计组合逻辑电路 95
第三节 常用的组合逻辑电路 96
一、编码器 96
二、译码器 101
三、全加器 111
四、数值比较器 114
五、数据选择器 117
六、奇偶检验/产生电路 126
第四节 组合逻辑电路的竞争冒险现象 129
一、逻辑冒险与功能冒险 130
二、竞争冒险现象的判断 131
三、克服冒险的方法 132
习题 133
第五章 集成触发器 137
第一节 基本触发器 137
一、电路结构与工作原理 137
二、基本触发器逻辑功能的描述 138
第二节 同步触发器 140
一、同步RS触发器 140
二、同步D触发器 141
三、同步JK触发器 142
四、同步T触发器和T′触发器 144
五、同步触发器的工作特性 145
第三节 主从触发器 146
一、主从RS触发器 146
二、主从JK触发器 147
三、主从触发器的脉冲工作特性 150
第四节 边沿触发器 150
一、维持阻塞触发器 150
二、后沿触发的边沿触发器 153
三、CMOS传输门组成的边沿触发器 154
第五节 触发器类型转换 156
一、将D触发器转换成JK触发器 156
二、将RS触发器转换成JK触发器 156
习题 157
第六章 时序逻辑电路 162
第一节 概述 162
第二节 时序逻辑电路的分析方法 163
一、同步时序逻辑电路的分析方法 163
二、异步时序逻辑电路的分析方法 166
第三节 常用的时序逻辑电路 167
一、寄存器、移位寄存器 167
二、同步计数器 172
三、异步计数器 178
第四节 时序逻辑电路的竞争冒险现象 184
第五节 时序逻辑电路设计 185
一、采用小规模集成器件设计序列检测器 185
二、采用小规模集成器件设计同步计数器 194
三、采用小规模集成器件设计异步计数器 200
四、采用中规模集成器件实现任意进制计数器 202
五、用集成移位寄存器设计任意模值M的计数分频 206
第六节 序列信号发生器 209
习题 213
第七章 脉冲单元电路 218
第一节 晶体二极管限幅器和钳位器 218
一、二极管限幅器 218
二、二极管钳位器 222
第二节 集成门组成的脉冲单元电路 225
一、集成门组成的施密特触发器 225
二、集成门组成的单稳态触发器 230
三、集成门组成的多谐振荡器 239
第三节 555定时器及其应用 244
一、555定时器的电路结构 244
二、用555定时器接成的施密特触发器 245
三、用555定时器接成单稳态触发器 246
四、用555定时器接成多谐振荡器 247
习题 249
第八章 大规模集成电路 253
第一节 动态移位寄存器和顺序存取存储器(SAM) 254
一、动态MOS反相器 254
二、动态MOS移位寄存器单元 257
三、k位动态移位寄存器 258
四、顺序存取存储器 258
第二节 随机存储器(RAM) 260
一、六管静态存储单元 261
二、动态存储单元 262
三、RAM容量的扩展 264
第三节 只读存储器(ROM) 266
一、只读存储器(ROM) 267
二、可编程只读存储器(PROM) 270
三、可擦除可编程只读存储器(EPROM和EAROM) 271
四、用ROM实现组合逻辑函数 274
五、可编程逻辑阵列(PLA) 275
第四节 专用集成电路(ASIC) 277
一、可编程阵列逻辑器件(PAL) 279
二、通用阵列逻辑器件(GAL) 282
第五节 I2L存储器 289
习题 290
第九章 模/数转换器与数/模转换器 292
第一节 概述 292
第二节 D/A转换器 293
一、D/A转换器的转换原理 293
二、二进制权电阻D/A转换器 294
三、R-2R T形电阻解码网络D/A转换器 296
四、R-2R倒T形电阻网络D/A转换器 297
五、单值电流D/A转换器 298
六、开关树型D/A转换器 299
七、具有双极性输出的D/A转换器 300
八、D/A转换器的转换精度与转换速度 301
第三节 模/数(A/D)转换器概述 304
一、采样定理 304
二、采样-保持电路 305
三、量化和编码 306
第四节 模/数(A/D)转换器 308
一、并联比较型A/D转换器 308
二、逐次逼近型A/D转换器 310
三、双积分型A/D转换器 312
四、V-F变换型A/D转换器 314
五、双积分型集成A/D转换器 316
六、逐次逼近型集成A/D转换器 317
七、A/D转换器的转换精度与转换速度 318
习题 319
附录一 半导体集成电路型号命名方法 320
附录二 555定时器CC7555的主要性能参数 322
主要参考资料 323