《数字逻辑 第2版》PDF下载

  • 购买积分:13 如何计算积分?
  • 作  者:鲍家元,毛文林著
  • 出 版 社:北京:高等教育出版社
  • 出版年份:2002
  • ISBN:7040105950
  • 页数:374 页
图书介绍:

第一章 数制和编码 1

进位计数制 1

进位计数制的相互转换 3

多项式替代法 3

基数乘除法 4

任意两种进制之间的转换 6

直接转换法 7

数制转换时小数位数的确定 8

带符号数的代码表示 9

原码 9

反码 9

补码 10

十进制数的补码 11

带符号数的加、减运算 12

十进制数的常用代码 13

“8421”码 13

“2421”码 14

余3码 14

可靠性编码 15

格雷码 15

奇偶校验码 18

海明校验码 18

数的定点及浮点表示 21

数的定点表示法 21

数的浮点表示法 22

习题 23

第二章 逻辑代数基础 26

逻辑代数中的几个概念 26

逻辑代数的基本运算 28

与运算 逻辑乘++ 28

或运算 逻辑加++ 29

非运算 逻辑非++ 30

逻辑代数的基本定理及规则 30

逻辑代数的基本公理 30

逻辑代数的基本定理 31

逻辑代数的基本规则 32

逻辑函数的性质 33

复合逻辑 34

逻辑函数的基本表达式 37

逻辑函数的标准形式 37

逻辑函数的化简 42

代数法化简 43

卡诺图法 45

利用无关项简化函数表达式 56

输入无反变量的函数的化简 57

多输出函数的化简 61

Quine-McCluskey法 Q-M法++ 68

习题 74

第三章 组合逻辑电路的分析与设计 78

逻辑电路设计文档标准 78

框图 79

门的符号标准 80

信号名和有效级 83

引端的有效级 84

引端有效级的变换 84

图面布局及总线 88

时间图 90

组合电路分析 93

穷举法 93

逻辑代数法 93

利用摩根定律分析 94

组合电路设计的一般方法 97

根据逻辑问题的描述写出逻辑表达式 97

逻辑电路的变换 101

组合电路中的竞争与险象 105

竞争现象 105

险象 106

险象的判别 108

险象的消除 111

常用MSI组合逻辑器件及其应用 113

译码器 113

编码器 123

三态缓冲器 128

多路选择器 133

奇偶校验电路 146

比较器 151

加法器 157

习题 166

第四章 同步时序电路的分析 170

时序电路概述 170

时序电路的一般形式 170

时序电路的分类 171

时序电路的描述方法 172

双稳态元件 174

S-R锁存器 175

/S-/R锁存器 176

带使能端的S-R锁存器 177

D锁存器 177

边沿触发D触发器 179

主从S-R触发器 179

主从J-K触发器 182

边沿触发J-K触发器 183

T触发器 184

同步时序电路的分析方法 185

计数器 197

二进制串行计数器 198

二进制同步计数器 199

用跳越的方法实现任意模数的计数器 201

强置位计数器 202

预置位计数器 203

修正式计数器 205

MSI计数器及应用 206

寄存器 211

并行寄存器 211

移位寄存器 213

MSI寄存器应用举例——数据串、并行的转换 217

节拍分配器 221

计数型节拍分配器 221

移位型节拍分配器 223

MSI节拍分配器举例 225

习题 225

第五章 同步时序电路的设计 230

建立原始状态表 231

状态化简 236

完全给定同步时序电路状态表的化简 236

不完全给定同步时序电路状态表的化简 240

状态分配 245

状态编码的一般问题 245

相邻状态分配法 248

触发器类型的选择及激励函数和输出函数的确定 252

触发器类型的选择 252

激励函数和输出函数的确定 252

设计举例 254

习题 263

第六章 异步时序电路的分析与设计 266

脉冲异步时序电路概述 266

脉冲异步时序电路的分析 268

脉冲异步时序电路的设计 271

电平异步时序电路概述 274

电平异步时序电路的模型及稳态的判断 275

流程表及总态图 276

电平异步时序电路的分析 280

习题 284

第七章 可编程逻辑器件PLD 287

PLD概述 287

PLD的电路结构及分类 287

PLD的编程工艺及描述的逻辑规则和符号 288

PLD的设计过程及主要优点 290

只读存储器 291

ROM的内部结构 293

用ROM实现组合逻辑设计 295

常用的LSIROM器件 297

可编程逻辑阵列 299

可编程阵列逻辑 300

组合PAL器件 300

时序PAL器件 306

通用逻辑阵列概述 313

GAL器件的主要特点 313

GAL器件的基本结构 314

GAL器件的命名及分类 319

习题 320

第八章 数字系统设计 322

数字系统的基本模型 322

信息处理单元的构成 323

控制单元的构成 324

数字系统设计的描述工具 325

方框图 325

定时图 时序图++ 327

逻辑流程图 328

ASM图 329

MDS图 335

自顶向下的设计和自底向上的集成 339

自顶向下的设计 339

自底向上的集成 340

逻辑设计技术及应用 341

定义设计要求 342

确定系统方案及逻辑划分 343

控制单元的设计及实现 347

定时单元的设计及实现 348

信息处理单元的设计及实现 349

异步信号输入和系统控制器的结构 353

以MSI时序器件为核心的控制器设计 356

以多D触发器为核心的控制器设计 356

以移位寄存器为核心的控制器设计 358

习题 362

附录一 TTL/SSI电路的型号 364

附录二 某些TTL/MSI集成电路产品 367

附录三 某些74LS系列器件引脚图 369

附录四 某些PLD、ROM、RAM器件引脚图 372

参考文献 374