第一章 概述 1
1.1 S1240数字交换机的基本结构 1
1.2 终端模块的构成 2
1.3 终端控制单元和辅助控制单元 3
1.4 A、B、C处理机 5
第二章 Intel 8086微处理机结构 6
2.1 概说 6
2.2 存储器结构 7
2.3 存储器分段 8
2.4 输入/输出端口地址的构成 11
2.5 8086CPU内部结构 12
2.6 寄存器结构 13
2.7 8086CPU引脚和信号功能 18
2.8 中断 31
2.9 操作数和操作数寻址方式 35
第三章 Intel 8086指令系统 43
3.1 数据传送指令组 43
3.2 算术运算指令组 50
3.3 逻辑运算和移位/循环指令组 59
3.4 串操作指令组 62
3.5 无条件转移指令组 67
3.6 条件转移指令组 69
3.7 中断指令组 69
3.8 标志操作指令组 69
3.9 同步指令组 71
第四章 B处理机和A存储器 73
4.1 B处理机的功能特征和结构框图 73
4.2 B处理机地址和数据总线系统 75
4.3 B处理机存储器的布局 79
4.4 RAM存储器地址空间 82
4.5 ROM存储器 82
4.6 映象I/O地址空间 83
4.7 I/O端口地址空间 88
4.8 B处理机地址译码 90
4.9 处理机控制寄存器(PCR) 94
4.10 存储器写入保护 99
4.11 中断系统 104
4.12 可编程区间计时器 108
4.13 复位系统 109
4.14 总线奇偶校验(LSCBP) 109
4.15 总线控制系统 112
附录Ⅰ 接口信号 114
附录Ⅱ 时钟发生器8284A 116
附录Ⅲ 总线控制器8288 118
附录Ⅳ 可编程区间计时器8253 120
附录Ⅴ 可编程中断控制器8259A 126
附录Ⅵ 可编程输入输出接口8255A 135
附录Ⅶ 汉明纠错码 142
附录Ⅷ 8086指令系统 146
附录Ⅸ ASCII(美国标准信息交换码)表 159