第1章 Quartus Ⅱ入门向导 1
1.1 建立工作库文件夹和编辑设计文件 1
1.2 编译Verilog HDL文件 3
1.3 时序仿真 6
1.4 创建顶层文件 10
1.5 引脚设置与硬件验证 13
第2章 组合电路设计 16
2.1 编码器设计 16
2.2 译码器设计 19
2.3 数据选择器设计 24
2.4 加法器设计 28
2.5 乘法器设计 31
2.6 七人表决器设计 36
第3章 时序电路设计 39
3.1 触发器设计 39
3.2 寄存器设计 43
3.3 计数器设计 47
3.4 模可变16位计数器设计 51
3.5 序列检测器设计 53
第4章 综合设计型实验 55
4.1 数字秒表设计 55
4.2 频率计设计 56
4.3 多功能数字钟设计 58
4.4 彩灯控制器设计 60
4.5 交通灯控制器设计 61
4.6 密码锁设计 62
4.7 数控脉宽可调信号发生器设计 64
4.8 出租车计费器设计 65
4.9 万年历设计 66
4.10 数字电压表设计 66
4.11 波形发生器设计 68
4.12 自动售货机控制电路设计 69
4.13 电梯控制器电路设计 71
4.14 自动打铃系统设计 72
4.15 步进电机细分驱动控制电路设计 73
附录1 GW48 SOC/EDA系统使用说明 75
附录2 NH-TIV型EDA实验开发系统使用说明 93
附录3 MAX+plus Ⅱ使用指导 106
附录4 ispEXPERT System 3.0使用指导 138
附录5 Xilinx ISE9.1i入门指导 167
附录6 ModelSim使用入门指导 183