第1章 集成电路设计概述 1
第2章 VLSI系统设计策略 5
2.1 设计策略 6
2.1.1 层次设计 7
2.1.2 自动设计 8
2.2 设计表示 10
2.2.1 功能表示 10
2.2.2 结构表示 11
2.2.3 几何表示 14
第3章 器件设计技术 17
3.1 p-n结与半导体器件 17
3.2 MOS晶体管及其特性 19
3.2.1 MOS器件的设计方程 23
3.2.2 MOS管的U-I特性 25
3.3 双极晶体管及其特性 26
3.3.1 工作特性 27
3.3.2 双极晶体管特性 28
3.4 CMOS晶体管 31
4.1 伪nMOS逻辑 38
第4章 一般逻辑电路设计 38
4.2 传输管逻辑 40
4.3 CMOS逻辑门 42
第5章 动态逻辑电路设计 50
5.1 基本动态CMOS逻辑 50
5.2 CMOS多米诺逻辑 53
6.1.1 外部时钟 55
6.1.2 内部时钟 55
6.1 单相时钟 55
第6章 时钟策略和I/O电路 55
6.2 双相时钟 57
6.2.1 产生方法 58
6.2.2 设计方法 59
6.3 四相时钟 62
6.4 自定时系统 63
6.4.1 电路的延迟 63
6.4.2 自定时时钟 65
6.5 I/O电路 72
第7章 子系统设计 76
7.1 加法器 76
7.2 比较器 86
7.3 二进制计数器 86
7.3.1 异步计数器 87
7.3.2 同步计数器 87
7.4 乘法器 89
7.5 随机存储器 94
7.6 译码器 100
7.7 读/写电路 104
7.8 数据通道 107
7.9 可编程逻辑阵列 108
第8章 系统结构化设计与实现方法 115
8.1 结构化设计方法 116
8.2 门阵列设计 118
8.3 标准单元设计 121
8.4 自动综合 122
8.5 设计工具 125
8.6 集成电路测试 127
第9章 数字系统设计自动化 134
9.1 VHDL语言程序的基本结构 134
9.2 VHDL构造体的描述方式 136
9.3 VHDL中的对象和数据类型 139
9.4 VHDL语言的主要描述语句 142
9.4.1 描述信号变化的语句 142
9.4.2 描述结构的语句 151
9.4.3 描述行为和描述结构语句的混合描述 154
9.5 VHDL的设计共享 155
9.6 基本逻辑电路设计 160
9.6.1 组合逻辑电路设计 160
9.6.2 时序电路设计 167
9.7 VHDL仿真 174
9.8 VHDL语言的综合 176
参考文献 178