《技术实用教程》PDF下载

  • 购买积分:11 如何计算积分?
  • 作  者:宋烈武编著
  • 出 版 社:武汉:湖北科学技术出版社
  • 出版年份:2006
  • ISBN:7535236502
  • 页数:299 页
图书介绍:本书系统地介绍了基于FPGA/CPLD应用开发的EDA技术和硬件描述语言VHDL。

1.1 EDA技术的含义 1

1.2 EDA技术的主要内容 1

第1章 概述 1

1.3 EDA技术的特点及发展趋势 3

1.3.1 EDA技术的特点 3

1.3.2 EDA技术的发展趋势 4

2.1 概述 6

2.1.1 可编程逻辑器件的发展历程 6

第2章 可编程逻辑器件 6

2.1.2 简单可编程逻辑器件的基本结构 9

2.1.3 可编程逻辑器件的主要分类 10

2.3 大规模可编程逻辑器件 11

2.3.1 FPGA的结构与工作原理 11

2.3.2 CPLD的结构与工作原理 15

2.3.3 其他类型的FPGA和CPLD 19

2.3.4 FPGA和CPLD的开发应用选择 19

2.4.1 ispLSI系列简介 20

2.4 在系统可编程 20

2.4.2 ispGDS和ispGDX系列介绍 22

2.5 Altera常用芯片和配置芯片简介 25

2.5.1 FLEX10K系列器件 25

2.5.2 MAX7000系列器件 29

2.5.3 配置芯片 33

2.5.4 Altera与Xilinx器件命名规则 35

2.6 Altera新型系列器件简介 36

2.6.1 MAX Ⅱ系列器件 36

2.6.2 Cyclone Ⅱ系列器件 38

2.6.3 Stratix Ⅱ系列器件 39

2.6.4 StratixⅡ GX系列器件 40

第3章 EDA设计与开发工具 43

3.1 可编程逻辑器件的设计过程 43

3.1.1 设计输入 43

3.1.2 设计实现 44

3.1.4 设计验证 46

3.1.3 下载编程 46

3.2 FPGA和CPLD器件的编程与配置 47

3.2.1 ByteBlaster并口模式 48

3.2.2 被动串行(PS)模式 50

3.2.3 JTAG模式 52

3.2.4 使用专用配置器件配置FPGA 54

3.2.5 利用微处理器配置FPGA 57

3.2.6 软件编程和配置步骤 59

3.3 常用EDA开发工具软件 59

3.3.1 集成的FPGA/CPLD开发环境 59

3.3.2 HDL前端输入与系统管理软件 60

3.3.3 HDL逻辑综合软件 61

3.3.4 HDL仿真软件 62

3.3.5 其他相关软件 62

第4章 硬件描述语言VHDL语法概要 64

4.1 概述 64

4.1.1 VHDL的特点 64

4.1.2 VHDL与Verilog、ABEL语言的比较 65

4.1.3 关于VHDL的学习 66

4.2 VHDL语言要素 67

4.2.1 文字规则 67

4.2.2 数据对象 70

4.2.3 数据类型 71

4.2.4 类型转换 74

4.2.5 运算操作符 76

4.3 VHDL程序结构 78

4.3.1 实体 78

4.3.2 结构体 80

4.3.3 库 86

4.3.4 程序包 88

4.3.5 配置 90

4.4 VHDL语言的基本描述语句…………………………………………………(91 )4.4.1 顺序语句 91

4.4.2 并行语句 104

4.4.3 其他语句 113

4.4.4 属性语句 116

4.5 不可综合性语句 118

第5章 常用单元电路的VHDL设计 121

5.1 组合逻辑电路的设计 121

5.1.1 门电路的设计 121

5.1.2 常用组合电路的设计 124

5.2 时序逻辑电路的设计 127

5.2.1 触发器的设计 128

5.2.2 移位寄存器的设计 130

5.2.3 计数器的设计 133

5.3 状态机的设计 136

5.3.1 摩尔状态机的设计 136

5.3.2 米里状态机的设计 140

5.4 存储器的设计 143

5.4.1 只读存储器的设计 143

5.4.2 静态存储器的设计 145

5.4.3 堆栈的设计 146

5.5.1 行列式键盘原理 149

5.5 输入电路的设计 149

5.5.2 系统结构和模块划分 151

5.5.3 键盘扫描电路 151

5.5.4 键盘译码电路和按键标志产生电路 152

5.5.5 时钟产生模块 155

5.5.6 键盘接口电路顶层电路的实现 156

5.6 输出电路的设计 157

5.6.1 动态显示LED管理电路原理 158

5.6.2 系统结构和模块划分 158

5.6.3 扫描信号发生器 159

5.6.4 显示缓存器 160

5.6.5 多路选通器 161

5.6.6 七段译码器 162

5.6.7 闪烁模块 163

5.6.8 时钟发生器 165

5.6.9 动态LED显示管理顶层电路实现 166

5.7.1 ASK模块 169

5.7 常用数字通信系统模块设计 169

5.7.2 FSK模块 171

5.7.3 HDB3模块 175

第6章 EDA开发工具的使用 184

6.1 概述 184

6.2 Max+plus Ⅱ操作指南 186

6.2.1 Max+plus Ⅱ设计流程 186

6.2.2 Max+plus Ⅱ应用实例 187

6.3 Quartus Ⅱ使用介绍 197

6.3.1 设计实例 198

6.3.2 AltPLL的调用 213

第7章 数字系统设计举例 217

7.1 计算器设计 217

7.2 数字钟设计 220

7.3 数字频率计设计 226

7.4 DDS信号源的设计 234

7.5 低频相位计的设计 241

7.6 逻辑分析仪设计 248

7.7 数字存储示波器设计 264

第8章 EDA实验 270

8.1 关于EDA实验开发系统 270

8.2 EDA实验 270

8.2.1 一位全加器原理图输入设计 270

8.2.2 2选1多路选择器设计 274

8.2.3 含异步清零和同步时钟使能的4位加法计数器的设计 275

8.2.4 计数译码显示电路的设计 277

8.2.5 数控分频器的设计 278

8.2.6 4位十进制频率计的设计 279

8.2.7 用状态机实现序列检测器的设计 281

8.2.8 用状态机对ADC0809的采样控制电路实现 283

8.2.9 硬件电子琴电路设计 285

8.2.10 波形发生与扫频信号发生器电路设计 288

附录A 可编程逻辑器件术语表 292

附录B FPGA/CPLD主要厂商简介 297

参考文献 299