第一章 绪论 1
第一节 微型计算机的发展及应用 1
一、计算机的发展历程 1
二、计算机的发展趋势 2
三、微型计算机的发展 3
四、微型计算机的应用 6
第二节 数据的表示方法 7
一、进位计数制 7
二、数制间的相互转换 8
三、数值数据的表示方法 11
四、二-十进制编码(BCD编码) 15
五、字符编码 18
第三节 微型计算机系统结构概述 19
一、微型计算机的体系结构 19
二、典型的微处理器 22
三、微型计算机的工作过程 24
习题 27
第二章 微处理器体系与结构 28
第一节 Intel微处理器的概要历史 28
第二节 Intel 8086/8088微处理器的结构 29
一、执行单元与总线接口单元 29
二、8086/8088的寄存器结构 30
三、8086/8088的存储器组织 35
第三节 Intel 80386微处理器的结构 39
一、80386微处理器的体系结构 39
二、存储器管理 45
三、80386的工作方式 50
四、中断 53
习题 54
一、立即寻址 56
第三章 80x86指令系统 56
第一节 80x86的寻址方式 56
二、寄存器寻址 57
三、存储器寻址 57
四、I/O端口寻址 63
第二节 80x86指令系统 63
一、数据传送类 64
二、算术运算类 72
三、逻辑操作类 83
四、字符串操作类 90
五、控制转移类 95
六、处理器控制类 102
第三节 80x86指令系统的纵向比较 105
一、8086的指令系统 105
三、80386的指令系统 106
二、80286的指令系统 106
四、80486的指令系统 107
五、Pentium的指令系统 107
习题 108
第四章 80x86汇编语言程序设计 110
第一节 汇编语言概述 110
一、机器语言、汇编语言和高级语言 110
二、汇编语言程序结构 111
第二节 汇编语言语句的组成 111
一、字符集 111
二、保留字与标识符 112
三、常量、变量与标号 112
四、表达式及运算符 113
第三节 汇编语言的语句 117
一、指示性语句 117
二、指令性语句 127
第四节 宏汇编指令 131
一、宏操作伪指令 131
二、条件汇编 133
第五节 编写完整的汇编语言程序 134
一、汇编语言程序与MS-DOS 134
二、一般的汇编语言程序的整体框架 136
三、模块化程序设计的思想 138
四、利用简化段定义伪指令编写完整程序 141
第六节 汇编语言程序设计 144
一、程序设计基本方法 145
二、程序设计举例 147
习题 165
二、总线的主要性能 167
一、总线的分类 167
第一节 总线概述 167
第五章 微处理器总线操作与时序 167
三、总线的发展 168
第二节 Intel 8086/8088总线操作与时序 168
一、8086/8088的时钟和总线周期 168
二、8086/8088工作模式与系统总线 169
三、8086/8088的总线时序 179
第三节 微机系统总线技术 187
一、ISA总线 187
二、EISA总线 188
三、VESA总线 189
四、PCI总线 189
五、AGP总线 193
六、PCI-X总线 194
七、PCI Express总线 194
八、USB总线 195
九、IEEE 1394总线 196
习题 197
第六章 半导体存储器 198
第一节 半导体存储器的分类 198
一、RAM的分类 198
二、ROM的分类 199
第二节 存储器的主要指标 199
第三节 读写存储器(RAM) 200
一、静态RAM 200
二、动态RAM 207
第四节 只读存储器(ROM) 210
一、掩膜式ROM 210
二、可编程ROM 211
三、可擦除可编程ROM 211
第五节 存储器的工作时序 215
四、可电擦除可编程ROM 215
一、存储器对读周期的时序要求 216
二、存储器对写周期的时序要求 216
三、8086对存储器的读/写时序 217
第六节 存储器空间的分配和使用 218
一、IBM PC/XT的内存分配 218
二、ROM子系统 219
三、RAM子系统 220
第七节 存储器的新技术 224
一、DRAM技术 224
二、闪速存储器 225
习题 226
第七章 输入和输出 227
第一节 I/O接口 227
一、I/O接口的功能 227
二、接口电路的基本结构 228
第二节 CPU与外部设备数据传送的方式 230
一、程序控制方式 230
三、I/O端口的寻址方式 230
二、中断方式 235
三、DMA传送方式 235
第三节 DMA控制器8237A 240
一、8237A的结构 240
二、8237A的引脚信号 242
三、8237A的工作周期、时序与模式 244
四、8237A的内部寄存器组与编程 247
习题 251
一、中断概念的提出 253
二、中断源 253
第八章 中断 253
第一节 概述 253
三、中断系统的功能 254
第二节 中断处理过程 254
一、中断请求 254
二、中断响应 255
三、保护现场 255
四、转入执行中断服务程序 255
第三节 中断源和中断优先权的识别 256
一、软件查询中断优先级 256
五、恢复现场 256
六、开中断及返回 256
二、硬件查询中断优先级 257
三、中断嵌套 258
第四节 8086/8088的中断系统 259
一、8086/8088的中断源 259
二、中断向量表 261
三、8086/8088的中断响应过程 262
第五节 中断控制器Intel 8259A 264
一、8259A的引脚信号及内部结构 264
二、8259A的工作时序 267
三、8259A的工作方式 268
四、8259A的编程及应用 272
第六节 IBM PC/XT的中断结构 280
一、中断类型 280
二、IBM PC/XT的中断调用 280
习题 281
第九章 计数器和定时器电路 283
第一节 概述 283
一、Intel 8253的基本功能 283
二、计数器的内部结构 283
三、Intel 8253的内部结构和引线 284
第二节 Intel 8253的控制字 285
第三节 Intel 8253的工作方式 286
一、方式0 286
二、方式1 287
三、方式2 288
四、方式3 288
五、方式4 289
六、方式5 290
七、Intel 8253工作方式总结 291
八、Intel 8253的编程 292
第四节 Intel 8253在IBM PC机上的应用 293
第五节 计算机钢琴程序 294
习题 296
第十章 并行输入/输出接口芯片8255A 297
第一节 8255A的内部结构和引脚信号 297
一、方式选择控制字 299
第二节 8255A工作方式及其功能 299
二、方式0 300
三、方式1 301
四、方式2 304
第三节 8255A的操作 305
一、按位置位/复位操作 305
二、中断控制功能 306
第四节 8255A应用举例 307
一、以8255A作为终端机的接口 307
二、以8255A为接口的数模/模数转换 308
习题 311
第十一章 串行通信及接口电路 312
第一节 串行通信 312
一、同步通信和异步通信 312
二、串行通信的传送方向 313
二、INS 8250的结构图与引脚信号 314
第二节 可编程通用异步收发器INS 8250 314
一、INS 8250的基本功能 314
第三节 INS 8250初始化编程 317
一、INS 8250内部初始化寄存器 317
二、INS 8250内部状态寄存器 319
第四节 INS 8250应用举例 321
一、设计要求 321
二、设计思路 321
三、设计程序 322
习题 323
第十二章 数/模、模/数接口技术与编程 324
第一节 数/模转换器 324
一、数/模转换的原理 324
二、数/模转换器件及其与CPU的接口 326
第二节 模/数转换器 328
一、模/数转换的基本原理 329
二、ADC芯片与CPU的连接 331
三、模/数转换芯片及其应用 333
习题 337
第十三章 Pentium微处理器 338
第一节 Pentium微处理器概述 338
一、超标量和超流水线技术 338
二、分支转移预测技术 338
三、MMX技术 339
四、SSE技术 339
第二节 Pentium微处理器的体系结构 339
一、Pentium微处理器的系统结构 339
二、Pentium微处理器的寄存器组 341
三、Pentium微处理器的存储器管理 346
四、Pentium微处理器的Cache结构 347
第三节 Pentium微处理器的信号引脚 350
第四节 Pentium微处理器的总线时序 354
一、Pentium的总线状态 354
二、Pentium的总线周期 354
第五节 Intel系列微处理器的技术发展 357
一、Itanium微处理器概述 357
二、超线程技术 357
三、双核技术 358
习题 359
附录 360
附录一 ASCII(美国信息交换标准码)字符表 360
附录二 ROM BIOS中断调用 361
附录三 IBM PC/XT软件中断与功能调用表 363
附录四 8086/8088指令系统表 367
参考文献 375