目录 1
前言 1
第一章 界面的硬体结构(3汇流排结构)(3-BUS ARCHITECTURE) 1
1-1 简介 1
1-2 3汇流排结构 2
1-3 从中央处理单元把资料写入记忆体 5
1-4 从记忆体读取资料 9
1-5 将资料写入输出装置 10
1-6 从输入装置读取资料 12
1-7 3汇流排结构摘要 13
1-8 对制作3汇流排结构的一些意见 14
1-9 8085位址汇流排 14
1-10 对资料汇流排的一些意见 19
1-11 8085中被缓冲的资料汇流排 21
1-12 8085控制汇流排 22
1-13 8085摘要 24
1-14 用Z80制作3汇流排结构 26
1-15 Z80的位址汇流排 26
1-16 Z80的资料汇流排 28
1-17 Z80的控制汇流排 29
1-18 本章摘要 31
第二章 对ROM与RAM的界面 33
2-1 记忆体的静态电气路径 34
2-2 有关ROM的位址和被缓冲资料的路径 36
2-3 有关ROM的未缓冲资料路径 40
2-4 一个完整的4K×8仅读记忆体 43
2-5 独立输入/输出静态RAM的资料路径 46
2-6 对独立输入/输出记忆体的读取和写入 48
2-7 一个完整的独立输入/输出记忆体 50
2-8 共同式输入/输出RAM的资料路径 54
2-9 共同输入/输出RAM的完整概要图 58
2-10 记忆体的时序考虑 62
2-11 本章摘要 66
第三章 一般输入与输出的装置的界面 67
3-1 定位埠的输入/输出结构 69
3-2 装置/埠—输入/输出结构 76
3-3 线性选择输入/输出结构 79
3-4 记忆体对应式输入/输出结构 80
3-5 CPU和各种输入/输出结构间的通讯 82
3-6 本章摘要 94
第四章 汇流排负载效应和静态的电气参数(BUS-LOADING EFFECTS AND STATIC EIECTRICAL PARAMETERS) 97
4-1 TTL内部结构的复习 98
4-2 数位积体电路的参数和资料表 101
4-3 对位址汇流排加上负载 112
4-4 资料汇流排上的界面负载 120
4-5 本章摘要 122
第五章 动态RAM的界面(INTERFACING TO DYNAMIC RAMS) 127
5-1 动态随机存取记忆体概述 127
5-2 一个实际的动态RAM晶片 134
5-3 多工化位址输入 138
5-4 产生?积号 141
5-5 产生MUX和?讯号 144
5-6 RAM资料的读取和写入 147
5-7 RAM的输入讯号界面 149
5-8 动态RAM的再生 150
5-9 猝发式再生电路 152
5-10 动态RAM与Z80之界面 156
5-11 RAM记忆结构的讨论 159
5-12 ?、?和MUX讯号产生的讨论 163
5-13 一个完整的8K×8动态RAM系统 167
5-14 本章摘要 173
第六章 对CMOS和ECL逻辑系列的界面 175
6-1 CMOS逻辑系列 176
6-2 TTL和CMOS的界面 186
6-3 射极耦合逻辑 192
6-4 TTL和ECL间的界面 200
6-5 本章摘要 204
第七章 对扫描7线段显示器的界面与控制 205
7-1 简介 205
7-2 7线段数字 206
7-3 将一些显示器连接起来 210
7-4 线段和阴极的界面 213
7-5 显示器扫描的软体 217
7-6 执行程式 227
7-7 共同阳极显示器的界面 229
7-8 本章摘要 232
第八章 非TTL电压的界面——光学隔离器的使用(USE OF OPTICAL ISOLATORS) 233
8-1 简介 233
8-2 产生正负脉冲 238
8-3 输入非标准的TTL脉冲 244
8-4 光学耦合器 248
8-5 光学隔离器用在微处理机的界面上 253
8-6 本章摘要 256
9-1 简介 257
第九章 界面中的数位对类比转换 257
9-2 数位对类比转换的基本观念 259
9-3 电流输出DAC 261
9-4 电流对电压的转换 265
9-5 从一个电路增加输出驱动力 267
9-6 DAC电路分析 268
9-7 将DAC连接到微处理机系统 269
9-8 本章摘要 272
10-1 简介 275
第十章 类比对数位转换 275
10-2 类比对数位转换的基本观念 277
10-3 建立一个不昂贵的ADC 278
10-4 ADC的硬体 282
10-5 控制ADC的软体 285
10-6 利用单一装置来作A/D转换 285
10-7 ADC的硬体界面 292
10-8 ADC与CPU界面的软体 295
10-9 本章摘要 295
11-1 简介 297
第十一章 TRS-80模型Ⅲ与输入,输出装置的界面 297
11-2 TRS-80的双向资料汇流排和三态控制 298
11-3 TRS-80的控制汇流排和三态控制 301
11-4 一般用途的I/O电路 304
11-5 与I/O电路的界面 310
11-6 本章摘要 315
第十二章 8255可程式输入/输出晶片的界面 317
12-1 简介 317
12-2 8255晶片概观 318
12-3 用在界面上的微处理机讯号 320
12-4 CPU与8255的连接 321
12-5 产生埠选择(晶片选择)讯号 324
12-6 完整的连接 326
12-7 8255埠的界面电路 328
12-8 双向资料汇流排驱动器的连接 332
12-9 控制8255晶片的软体 337
12-10 本章摘要 339
第十三章 S-100汇流排界面 341
13-1 简介 341
13-3 系统控制讯号的产生 346
13-2 S-100汇流排的接脚定义 346
13-4 记忆体读取讯号的产生 350
13-5 ?和?控制讯号的产生 351
13-6 界面控制线摘要 353
13-7 S-100汇流排 353
13-8 S-100汇流排与键盘的界面 358
13-9 S-100界面第二个例子 363
13-10 远置装置 371
13-11 EPROM与S-100汇流排的界面 375
13-12 本章摘要 377
第十四章 电脑系统的串列界面 379
14-1 串列,并列界面的比较 380
14-2 鲍速率和时序 381
14-3 并列对串列的转换 384
14-4 起始、停止,和同位位元 387
14-5 串列通讯用的USART 390
14-6 8251USART概观 391
14-7 8251与微处理机汇流排的连接 395
14-8 位准转移和RS-232 398
14-9 如何接收RS-232电压 400
14-10 控制8251的软体 403
14-11 传送单一字元的软体程式 410
14-12 8251USART的一个回波程式 411
14-13 本章摘要 412
第十五章 像频键盘终端机第一部分:电视接收机的界面 413
15-1 VKT概观 414
15-2 电视接收机的界面 418
15-3 用数位元件产生水平同步和空白脉冲 426
15-4 用数位元件产生铅直空白和铅直同步脉冲 434
15-5 像频讯号 438
15-6 检验混合像频讯号 442
15-7 本章摘要 445
第十六章 像频键盘终端机第二部分:字元产生器的使用 447
16-1 简介 447
16-2 单一字元的产生 448
16-3 整个萤幕显示 454
16-4 水平同步和RS0-RS3 456
16-5 设定电视萤幕显示的格式 460
16-6 VKT电子电路概观 464
16-7 显示记忆体 466
16-8 显示记忆体硬体 470
16-9 本章摘要 471