《逻辑设计与数字系统 下》PDF下载

  • 购买积分:11 如何计算积分?
  • 作  者:刘宝琴,罗嵘,王德生编著
  • 出 版 社:北京:清华大学出版社
  • 出版年份:2005
  • ISBN:7302106908
  • 页数:295 页
图书介绍:本书分为上、下两册。共18章。上册包括第1~10章,主要内容有:数制与编码、逻辑代数、集成逻辑电路、组合逻辑电路的分析与设计、锁存器和触发器、常见的时序逻辑电路、同步时序逻辑电路的分析与设计、存储器和可编程逻辑器件,以及面向综合的VHDL设计描述。下册包括第11~18章,主要内容有:电位型异步时序逻辑电路的分析与设计、运算电路、数字系统设计基础、特种存储器、可测性设计、逻辑仿真、面向仿真的VHDL设计描述,以及数模转换器和模数转换器。本书体系合理、物理概念准确、理论联系实际、阐述清楚、便于自学。上册主要面向本科生,适合用作高等院校电子工程、计算机技术、自动控制和微电子器件等学科的专业技术基础课教材。下册可作为本科生高年级和硕士研究生的选修教材,申请“信息与通信工程学科”和“电子科学与技术学科”硕士学位同等学历人员的复习材料以及相关专业工程技术人员的参考书。上册书末附有光盘,内有的MAX+PLUS II可编程逻辑器件编程软件,可免费使用。

目录 1

第11章 电位型异步时序逻辑电路的分析与设计 1

11.1 电位型异步时序逻辑电路的特点 1

11.2 波形图分析法 2

11.3 电位型异步时序电路的模型和流程表 7

11.4 电位型异步时序电路的分析 10

11.5 电位型异步时序电路的设计 13

11.5.1 设计步骤 13

11.5.2 设计举例 14

11.5.3 不稳定状态下输出值的确定 21

小结 21

习题 22

第12章 运算电路 23

12.1 加法和减法运算 23

12.1.1 反码和补码 23

12.1.2 二进制正、负数的表示法 24

12.1.3 带符号位的二进制数的补码运算 25

12.1.4 溢出和符号位扩展 26

12.1.5 算术移位 28

12.2 算术逻辑单元 29

12.3 乘法电路 35

12.3.1 正数的乘法电路 35

12.3.2 补码乘法电路 37

12.4 除法电路 44

12.4.1 恢复余数的除法 45

12.4.2 不恢复余数的除法 46

12.5 流水线工作方式 47

小结 50

习题 50

第13章 数字系统设计基础 53

13.1 数字系统的特点和描述方法 53

13.2 系统级 55

13.4 寄存器传输级 56

13.3 算法级 56

13.4.1 寄存器传输级中的微操作 57

13.4.2 数据处理器与控制器 62

13.4.3 ASM图 63

13.4.4 数据传送的实现 70

13.4.5 控制器的分支转移 73

13.5 ASM机设计举例(一) 76

13.6 ASM机设计举例(二) 80

13.7 ASM机设计举例(三) 84

13.8 存储程序计算机 90

13.8.1 计算机的硬件与软件 90

13.8.2 简单计算机 91

13.9 接口电路 106

13.9.1 键盘扫描电路 106

13.9.2 扫描式数码管显示电路 110

13.9.3 异步并行数据传送 113

13.9.4 异步串行数据传送 119

13.10 数字信号处理器的设计考虑 125

小结 126

习题 126

第14章 特殊存储器 130

14.1 双口RAM 130

14.2 先进先出存储器 132

14.3 双口RAM和FIFO的应用 134

14.4 FIFO的实现 139

14.5 堆栈 143

14.6 按内容寻址存储器 147

14.7 串行接口EEPROM 148

小结 152

习题 152

第15章 可测性设计 153

15.1 逻辑电路的测试方法 154

15.1.1 组合逻辑电路的测试 154

15.1.2 时序逻辑电路的测试 169

15.2.1 易于测试的组合电路结构 175

15.2 可测性的度量 175

15.2.2 可测性度量的定义 177

15.2.3 可测性度量的计算 178

15.3 可测性设计的方法 182

15.3.1 分块测试 182

15.3.2 改善可控性和可观察性的方法 183

15.3.3 扫描通路设计 186

15.3.4 电平敏感扫描设计 187

15.4 内测试 191

15.4.1 基本结构 192

15.4.2 内建逻辑模块观察器 197

15.4.3 内测试的特点 199

15.5 边界扫描测试 199

小结 202

习题 202

第16章 逻辑仿真 204

16.1.1 元件模型和电路网表 205

16.1 逻辑仿真的模型 205

16.1.2 信号的逻辑值和强度 206

16.1.3 延迟时间 213

16.1.4 仿真时钟 215

16.2 逻辑仿真的算法 215

16.2.1 仿真过程 215

16.2.2 仿真的分类及算法 216

16.3 故障仿真 224

16.3.1 故障模型分类 225

16.3.2 故障仿真方法 227

小结 232

习题 232

第17章 面向仿真的VHDL设计描述 233

17.1 仿真模型 233

17.2 仿真的算法 234

17.3 仿真周期 234

17.4 延时 235

17.5 延时 237

17.6 信号赋值和变量赋值 238

17.7 仿真的初始化 239

17.8 测试平台 240

小结 248

习题 248

第18章 数模转换器和模数转换器 250

18.1 数模转换器的工作原理 250

18.1.1 数模转换关系 250

18.1.2 权电阻解码网络型数模转换器 253

18.1.3 梯形解码网络型数模转换器 255

18.1.4 倒梯形电阻网络型数模转换器 257

18.1.5 权电流型数模转换器 258

18.1.6 双极性数模转换器 262

18.1.7 权电容网络型数模转换器 265

18.1.8 树状开关网络型数模转换器 266

18.2 数模转换器的主要参数 267

18.3 数模转换器应用举例 269

18.4 模数转换器的主要参数 271

18.5 取样-保持电路和模拟多路选择器 272

18.6 直接的模数转换器 278

18.6.1 并行模数转换器 278

18.6.2 并串行模数转换器 280

18.6.3 计数斜坡式模数转换器 282

18.6.4 跟踪式模数转换器 283

18.6.5 逐次逼近型模数转换器 284

18.7 间接的模数转换器 287

18.7.1 频率-数字转换器 288

18.7.2 时间-数字转换器 288

18.7.3 电压-频率转换器 288

18.7.4 电压-时间转换器 289

18.7.5 双斜积分式模数转换器 290

小结 292

习题 292

参考文献 294