目录 1
第一章 微处理机系统 1
微处理机的优点 1
微处理机的主要功能 2
新相对论 3
爱因斯坦的相对论 3
特性 5
类比到数位构组方块之转换 6
摘要 13
第二章 资讯装置 15
简介 15
类比元件组成二进装置 15
纯粹数位构组方块 36
半数位构组方块 37
线性构组方块 38
摘要 39
第三章 资料储存装置 50
记忆器电路 50
计数器 54
移位记录器 59
移位记录器的MOS结构 59
回授移位记录器 65
摘要 69
第四章 编码与MSI构组方块 75
中型积体电路 75
闸闩 76
加法器 77
比较器 78
多元调节器 79
计数器 79
应用 81
同位核对器/产生器 82
优先权编码器 83
可定址的闸闩 84
多埠端的记忆器 85
二进乘法器 85
双向传送线驱动器/接收器 87
单稳态多谐振荡器(单触发) 87
史密特触发器 88
高电压集极断路的缓冲器/驱动器 89
光隔离器 90
类比多元调节器 90
储存装置 92
移位记录器 92
随机存取记忆器 92
仅读记忆器 95
先入先出(FIFO)缓冲器 98
算术逻辑单元(ALU) 99
依内容定址的记忆器 99
累积器 100
微控制器 101
类比/数位/类比装置 101
通用非同步收发器(UART) 102
TTL与MOS电路的介接 102
MOS到TTL介面 105
3态装置 106
N通道MOS 106
CMOS装置 108
摘要 112
第五章 中央处理单元指令组 115
“软体”的源由 115
处理机基本周期 116
立即资料指令 124
程式计数器 125
累积器群指令 128
相减运算 130
相加运算 130
逻辑运算 131
移转累积器指令 132
控制指令改变程式次序 133
可召唤的副常式 139
层层环绕的副常式 141
堆层 143
CALL与RETURN指令 144
驻止指令 147
摘要 147
习题 149
第六章 LSI中央处理单元 151
单石CPU 151
摘要 159
第七章 记忆器副系统 161
基本型式 161
摘要 196
第八章 I/O副系统 203
输入埠端设计 203
输入定时 204
I/O选择电路 207
强迫性的I/O传输 212
重新启动指令 218
摘要 220
问题 222
第九章 语言和语言的转换 223
介绍符号的来源 223
实际硬体装置 223
软体:符号 224
组合语言与组合程式 226
“机器”和“前置”——系联时间 228
机器的体制 229
特殊之前置指令——系联指令 229
条件性组合 230
集体指令 237
参数的传送 238
组合程式与译解程式 239
简单的译解程式 240
型态开关 242
顺序过程与参数传送 245
程序产生 245
摘要 254
问题 255
第十章 定址结构 257
位址传送副系统 257
采用多元调节的机器 258
分页区的定址结构 261
直接定址型态 265
副系统的选择 267
Intel 8080定址结构 267
视为记忆器处理的I/O 270
传送线结构 273
Toshiba TLCS-12的传送线结构 275
PPS-8的哈佛型结构 276
Fairchild F-8的定址结构 277
定址型态 279
立即定址 279
直接定址与PC-相对定址 280
基本页区定址 281
计算定址 282
多栏指标 283
自动指标 285
计算定址的例子 286
资料结构:间接与修正的间接定址 288
间接指标定址 290
指标间接定址 292
电传打字介面的I/O例子 294
非同步串列通讯 294
第十一章 I/O结构与技术 294
定时与结构 295
软体设计 297
软体延迟环路 298
硬体设计:非同步收发器 300
状态“过滤器”:罩幂 302
映字 304
Intel 8080的I/O结构 305
第3代CPU:Zilog Z-80与Intel 8085 308
串列I/O传输:Signetics 2650 310
未扩展的I/O 312
扩展的I/O 312
2650定时 314
Intensil IM 6100 I/O结构 315
定时与副系统选择 315
I/O转移指令 318
IM 6100 I/O例题 319
MOSEK MK 5065P I/O结构 323
越位型态I/O 325
Intensil PACE的I/O结构 328
Motorola 6800与MOS Technology 650X I/O结构 334
650X串列I/O 334
COSMAC I/O结构 335
通用仪器CP 1600 I/O结构 338
测试外界状态 339
Fairchild F-8 I/O结构 340
F-8设计原则 341
F-8 I/O定时 343
F-8间隔定时器 344
F-8 I/O摘要 344
National SC/MP I/O 345
I/O位址修正 345
Rockwell PPS-8 I/O 346
可程式化的脉波 346
Intel 8048/8748 I/O结构 348
I/O摘要 351
往复式I/O 351
状态线 351
查询状态和状态位元的隔离 352
对状态位元的反应 352
资料转移 352
时间延迟 353
特殊I/O结构 353
问题 354
第十二章 中断结构 357
优先权请求结构 357
CALL(保存状态)/RETURN(恢复状态) 360
单层次的中断 360
单层次的中断硬体 364
保存状态向量 365
使用中断增加效率 366
多装置,单层次的中断硬体 366
多装置,单层次的中断软体 368
查询常式 368
查询优先权中断摘要 369
定向优先权的中断控制 369
定向中断 371
摘要 373
软体中断处理 374
8080中断摘要 377
Motorola 6800中断结构 377
特殊指令 379
定向系统的设计 380
特殊用途的结构 382
MOS Techology 650X中断结构 383
Signetics 2650中断结构 384
National PACE中断系统 388
通用仪器CP 1600中断结构 388
Signetics 2650中断摘要 388
RCA COSMAC中断结构 391
IN7ERSIL 6100中断结构 394
IM 6100控制型态中断 397
Intensil SC/MP中断结构 398
Rockwell PPS-8中断结构 399
“顺序链”中断结构 399
Fairchild F-8中断结构 401
F-8中断例子 403
F-8中断摘要 403
MOSTEK MK 5065 P中断结构 404
层次转换 405
德州仪器公司9900 CPU 406
9900中断结构 406
Zilog Z-80中断结构 407
摘要 409
INTEL 8048中断结构 409
对中断请求的响应 410
优先权服务 410
优先权决定 410
中断服务过程 410
中断的目的 411
问题 411
第十三章 直接记忆存取结构技术 415
Intel 8080 DMA结构 415
进入WAIT型态 416
进入HOLD型态 417
进入中断型态 418
Intel DMA辅助基片 424
DMA控制器操作 427
型态控制位元 429
DMA控制器的型态控制 430
型态定置与状态读取型态 431
程式命令 431
Rockwell PPS-8 DMA结构 432
RCA COSMAC DMA结构 433
Intersil IM 6100 DMA结构 436
MOSTEK MK 5065 P DMA 437
Signetics 2650 DMA 437
Motorola 6800 DMA 437
群组传输和周期窃取 439
Fairchild F-8 DMA结构 439
National SC/MP DMA结构 442
摘要 442
第十四章 微处理机结构论 445
多元操作层次的结构 445
各自独立的工作群 447
各自独立性便于系统扩展 448
可变维度:RCA COSMAC 450
硬体/软体分立特性 451
系统的结构:束集与分立型 451
主要的方向 454
工作处理机的型态控制 455
Intel 8255可程式化外围介面单元 458
可程式化I/O摘要 460
串列I/OTPU:Intel 8251 460
8251的操作 461
一般的TPU型态控制 462
8251型态控制 462
最终的TPU 463
多元处理机控制结构 465
前三代微处理机 467
第4代及其他 467
附录 469
附录A 469
附录B 470
附录C 476
附录D 477