目次 1
第1章 数字电路基础 1
1.1 数字电路的基本概念 1
1.1.1 模拟信号与数字信号 1
1.1.2 数字信号的主要参数 2
1.1.3 数字电路 2
1.2 数制与码制 3
1.2.1 进位计数制及相互转换 3
1.2.2 二进制编码 8
1.3 逻辑代数基础 11
1.3.1 逻辑变量与逻辑函数 11
1.3.2 基本逻辑运算及基本逻辑门 12
1.3.3 逻辑函数的表示方法 16
1.3.4 逻辑代数运算的基本规则 19
1.3.5 逻辑函数的代数化简法 22
1.3.6 逻辑函数的卡诺图化简法 24
1.4 正负逻辑及逻辑符号的变换 36
1.4.1 正负逻辑的逻辑符号 36
1.4.2 混合逻辑中逻辑符号的等效变换 37
本章小结 38
思考题和习题 38
2.1.2 数字电路中的二极管及二极管门电路 42
2.1.1 逻辑电平的实现 42
2.1 基本逻辑门电路 42
第2章 逻辑门电路 42
2.1.3 数字电路中的三极管和三极管非门电路 46
2.2 TTL逻辑门电路 50
2.2.1 TTL与非门的电路结构与工作原理 51
2.2.2 与非门的电压传输特性与输入噪声容限 53
2.2.3 TTL与非门的静态输入特性与负载特性 55
2.2.4 其他逻辑功能的TTL门 59
2.2.5 TTL门电路的产品系列介绍 63
2.3 CMOS门电路 68
2.3.1 CMOS非门电路 68
2.3.2 其他CMOS门电路 71
2.3.3 CMOS逻辑门产品系列及主要参数 75
2.4 集成逻辑门电路的应用 76
2.4.1 TTL门与CMOS门之间的接口问题 76
2.4.2 用门电路驱动显示器件 78
2.4.3 门电路多余输入端的处理 80
2.4.4 接地和电源去耦合 80
※2.5 EWB电路仿真例题 80
本章小结 82
思考题和习题 83
3.2.1 组合逻辑电路的分析方法 89
3.2 组合逻辑电路的分析与设计 89
3.1 概述 89
第3章 组合逻辑电路 89
3.2.2 组合逻辑电路的设计方法 91
3.3 常用规模组合逻辑电路 96
3.3.1 集成电路规模的划分 96
3.3.2 编码器 96
3.3.3 译码器 101
3.3.4 数据分配器 107
3.3.5 数据选择器 108
3.3.6 数值比较器 111
3.3.7 加法器 114
3.3.8 组合逻辑电路的MIS设计 117
3.4 组合逻辑电路中的竞争冒险 123
3.4.1 竞争冒险产生的原因 123
3.4.2 消除竞争冒险的方法 123
※3.5 EWB电路仿真例题 125
本章小结 127
思考题和习题 127
第4章 触发器 130
4.1 基本触发器 130
4.1.1 基本RS触发器 130
4.1.2 同步RS触发器 133
4.2.1 主从RS触发器 136
4.2 主从触发器 136
4.2.2 主从JK触发器 138
4.3 边沿触发器 142
4.3.1 维持-阻塞边沿D触发器 142
4.3.2 CMOS主从结构的边沿触发器 144
4.4 集成触发器 147
4.4.1 集成触发器举例 147
4.4.2 触发器功能的转换 149
4.4.3 集成触发器的脉冲工作特性和主要指标 151
※4.5 EWB电路仿真例题 153
本章小结 154
思考题和习题 155
第5章 时序逻辑电路 160
5.1 时序逻辑电路的基本概念 160
5.1.1 时序逻辑电路的结构及特点 160
5.1.2 时序逻辑电路的分类 161
5.1.3 时序逻辑电路功能的描述方法 161
5.2 时序逻辑电路的一般分析方法 161
5.2.1 分析时序逻辑电路的一般步骤 162
5.2.2 同步时序逻辑电路的分析举例 162
5.2.3 异步时序逻辑电路的分析举例 165
5.3 计数器 166
5.3.1 二进制计数器 167
5.3.2 非二进制计数器 170
5.3.3 集成计数器的应用 172
5.4 数码寄存器与移位寄存器 181
5.4.1 数码寄存器 181
5.4.2 移位寄存器 183
5.4.3 集成移位寄存器74LS194 185
5.4.4 移位寄存器构成的移位型计数器 186
5.5 时序逻辑电路的设计方法 188
5.5.1 同步时序逻辑电路的设计方法 188
5.5.2 异步时序逻辑电路的设计方法 193
※5.5 EWB电路仿真例题 196
本章小结 198
思考题和习题 198
第6章 脉冲波形的产生与整形 204
6.1 集成555定时器 204
6.1.1 555定时器的电路结构与工作原理 204
6.1.2 555定时器的功能表 205
6.2 施密特触发器 206
6.2.1 用555定时器构成的施密特触发器 207
6.2.2 集成施密特触发器 208
6.2.3 施密特触发器的应用举例 209
6.3.1 用555定时器构成的多谐振荡器 211
6.3 多谐振荡器 211
6.3.2 占空比可调的多谐振荡器电路 213
6.3.3 石英晶体多谐振荡器 214
6.3.4 多谐振荡器应用举例 215
6.4 单稳态触发器 216
6.4.1 555定时器构成的单稳态触发器 216
6.4.2 集成单稳态触发器 219
6.4.3 单稳态触发器的应用 223
※6.5 EWB电路仿真例题 226
本章小结 228
思考题和习题 229
7.1 概述 235
第7章 半导体存储器 235
7.2 随机存取存储器(RAM) 236
7.2.1 RAM的基本结构 236
7.2.2 RAM的存储单元 238
7.2.3 RAM的容量扩展 241
7.3 只读存储器(ROM) 242
7.3.1 ROM的分类 243
7.3.2 ROM的结构及工作原理 244
7.3.3 ROM的应用 247
7.3.4 常用的EPROM举例 249
7.3.5 ROM容量的扩展 250
※7.4 EWB电路仿真例题 251
思考题和习题 253
本章小结 253
第8章 数/模与模/数转换 255
8.1 概述 255
8.2 D/A转换器 255
8.2.1 D/A转换器的基本原理 255
8.2.2 倒T形电阻网络D/A转换器 258
8.2.3 权电流型D/A转换器 259
8.2.4 D/A转换器的主要技术指标 260
8.2.5 D/A转换器应用举例 261
8.3.1 A/D转换的基本原理 264
8.3 A/D转换器 264
8.3.2 取样-保持电路 265
8.3.3 并行比较型A/D转换器 266
8.3.4 逐次比较型A/D转换器 268
8.3.5 双积分型A/D转换器 270
8.3.6 A/D转换器的主要技术指标 273
8.3.7 集成A/D转换器及其应用 273
※8.4 EWB电路仿真例题 275
本章小结 278
思考题和习题 278
9.1 概述 281
第9章 可编程逻辑器件 281
9.2 PLD逻辑表示和基本结构 282
9.2.1 PLD的逻辑表示方法 282
9.2.2 可编程逻辑器件(PLD)的阵列结构 284
9.3 可编程逻辑阵列(PLA) 285
9.3.1 PLA阵列的组成及分类 285
9.3.2 PLA器件应用举例 286
9.4 可编程阵列逻辑(PAL) 289
9.4.1 PAL的基本电路结构 289
9.4.2 PAL器件的应用举例 291
9.5 可编程通用阵列逻辑(GAL) 293
9.5.1 GAL器件的基本结构 294
9.5.2 输出逻辑宏单元(OLMC)和结构控制字 296
9.6 现场可编程门阵列(FPGA) 300
9.6.1 FPGA的基本结构和工作原理 300
9.6.2 FPGA的电路结构 302
9.7 复杂可编程逻辑器件(CPLD) 306
9.7.1 基于乘积项的CPLD基本结构 306
9.7.2 基于查找表的CPLD的电路结构 309
9.7.3 可编程逻辑器件进行电路设计的一般流程 313
本章小结 315
思考题和习题 315
附录 EWB简介 318
参考文献 333