第1章 数制与码制 1
1.1数字信号与数字电路 1
1.2数制 1
1.3数制转换 3
1.4编码 5
1.4.1二-十进制代码 5
1.4.2格雷码 6
1.4.3美国信息交换标准代码 7
1.4.4二进制原码、反码和补码 8
本章小结 10
习题 10
第2章 逻辑函数及其化简 11
2.1概述 11
2.2基本逻辑运算 11
2.2.1三种基本逻辑运算 11
2.2.2复合逻辑运算 13
2.3逻辑函数 16
2.3.1逻辑问题的描述 16
2.3.2逻辑函数相等 17
2.3.3逻辑代数的常见公式 18
2.3.4逻辑代数的基本规则 19
2.4逻辑函数的标准表达式 21
2.4.1标准与或式 21
2.4.2标准或与式 22
2.5逻辑函数的化简方法 23
2.5.1逻辑函数的公式化简法 24
2.5.2卡诺图化简法 26
本章小结 33
习题 33
第3章 集成逻辑门电路 35
3.1概述 35
3.2 MOS晶体管 35
3.2.1 MOS管的分类 35
3.2.2 MOS管的开关特性 37
3.3 CMOS反相器 38
3.3.1 CMOS反相器的结构及工作原理 38
3.3.2 CMOS反相器的电气特性和参数 39
3.4 CMOS逻辑门电路 43
3.4.1 CMOS与非门和或非门 43
3.4.2 CMOS传输门 45
3.4.3三态输出和漏极开路输出的CMOS门电路 46
3.5双极型晶体管的开关特性及应用 49
3.5.1双极型二极管的开关特性和二极管门电路 49
3.5.2双极型三极管的开关特性和反相器电路 52
3.6 ITL逻辑门电路 55
3.6.1肖特基晶体管 55
3.6.2 TM与非门和TTL或非门 55
3.6.3 TM集电极开路门和三态输出门 58
3.6.4 BiCMOS门电路 60
3.7 ECL逻辑门电路 61
本章小结 62
习题 63
第4章 组合逻辑电路 66
4.1概述 66
4.2组合逻辑电路的分析和设计方法 67
4.2.1组合逻辑电路的分析 67
4.2.2组合逻辑电路的设计 69
4.3常用中规模组合模块的功能与应用 72
4.3.1加法器 72
4.3.2编码器 75
4.3.3译码器 79
4.3.4数据选择器 87
4.3.5数值比较器 93
4.4组合逻辑电路的竞争冒险 96
4.4.1竞争冒险现象及分类 96
4.4.2竞争冒险的判断 97
4.4.3竞争冒险的消除 98
本章小结 99
习题 100
第5章 触发器 103
5.1概述 103
5.2基本RS触发器 103
5.2.1基本RS触发器的电路组成和工作原理 103
5.2.2基本RS触发器的功能描述 104
5.3同步触发器 106
5.3.1同步RS触发器 106
5.3.2同步JK触发器 108
5.3.3同步D触发器 109
5.3.4同步T触发器 110
5.3.5电平触发方式的工作特性 111
5.4主从触发器 111
5.4.1主从RS触发器 111
5.4.2主从JK触发器 112
5.5边沿触发器 114
5.5.1维持-阻塞触发器 115
5.5.2下降沿触发的边沿触发器 117
5.5.3 CMOS传输门构成的边沿触发器 118
5.6触发器的电路结构和逻辑功能的转换 119
本章小结 120
习题 120
第6章 时序逻辑电路 126
6.1概述 126
6.1.1时序逻辑电路特点及组成 126
6.1.2时序逻辑电路分类 127
6.1.3时序逻辑电路的表示方法 127
6.2时序逻辑电路的分析和设计方法 127
6.2.1时序逻辑电路分析 127
6.2.2时序逻辑电路设计 131
6.3常用时序逻辑电路 142
6.3.1计数器 142
6.3.2寄存器和移位寄存器 160
6.3.3序列信号发生器 174
本章小结 181
习题 182
第7章 半导体存储器 189
7.1概述 189
7.2半导体存储器基础 189
7.2.1半导体存储器的分类 189
7.2.2半导体存储器的主要技术指标 189
7.3只读存储器(ROM) 190
7.3.1固定ROM 190
7.3.2可编程ROM 192
7.3.3 ROM的应用 196
7.4随机存取存储器(RAM) 199
7.4.1 RAM的结构 199
7.4.2 RAM的存储单元 201
7.4.3 RAM集成芯片Inte12114 203
7.5存储容量的扩展 203
7.5.1位扩展 203
7.5.2字扩展 204
7.5.3字和位扩展 204
本章小结 205
习题 205
第8章可编程逻辑器件 206
8.1可编程逻辑器件(PLD)概述 206
8.1.1可编程ASIC简介 206
8.1.2 PLD的发展和分类 207
8.2 PLD的基本结构 209
8.2.1可编程阵列 209
8.2.2宏单元 211
8.2.3简单可编程逻辑器件(SPLD) 211
8.2.4复杂可编程逻辑器件(CPLD) 216
8.3现场可编程门阵列(FPGA) 217
8.3.1 FPGA的基本结构 217
8.3.2编程数据的装载 221
8.3.3 FPGA和CPLD的比较 222
8.4在系统可编程(ISP 223
8.4.1 ispISI1032的结构 224
8.4.2编程原理 230
8.5 PLD的开发 232
8.5.1开发软件和具体设计步骤 232
8.5.2 VHDL文本方式设计 234
本章小结 247
习题 248
第9章 脉冲波形的产生和整形 249
9.1概述 249
9.1.1脉冲信号 249
9.1.2脉冲电路 249
9.2脉冲波形产生和整形电路 250
9.2.1施密特触发器 250
9.2.2单稳态触发器 253
9.2.3多谐振荡器 257
9.3 555定时器及其应用 260
9.3.1 555定时器的电路结构 260
9.3.2用555定时器构成施密特触发器 261
9.3.3用555定时器构成单稳态触发器 262
9.3.4用555定时器构成多谐振荡器 263
本章小结 265
习题 265
第10章 数模和模数转换器 267
10.1概述 267
10.2 A/D转换器 267
10.2.1 A/D转换器的工作原理 267
10.2.2 A/D转换器的主要类型和电路特点 270
10.2.3 A/D转换器的主要技术指标 276
10.3 D/A转换器 277
10.3.1 D/A转换器的工作原理 277
10.3.2 D/A转换器的主要类型和电路特点 277
10.3.3 D/A转换器的主要技术指标 283
10.4 A/D转换器和D/A转换器的主要应用 284
10.4.1数字处理系统 284
10.4.2数据传输系统 284
本章小结 285
习题 285
参考文献 286