第1章 项目开发环境介绍 1
1.1 软件平台 1
1.1.1 硬件开发工具Quartus Ⅱ 8.0 1
1.1.2 ModelSim 6.0仿真工具 2
1.1.3 Nios Ⅱ IDE 8.0软件集成环境 2
1.2 硬件平台 3
第2章 SOPC系统设计分析 4
2.1 SOPC技术简介 4
2.1.1 SOPC技术的主要特点 4
2.1.2 SOPC技术的实现方式 5
2.1.3 SOPC系统的开发流程 7
2.2 Nios Ⅱ概述 7
2.2.1 Nios Ⅱ嵌入式处理器 7
2.2.2 Nios Ⅱ处理器的特性 8
2.3 基于SOPC的Nios Ⅱ处理器设计 9
2.3.1 SOPC Builder的功能 10
2.3.2 SOPC Builder的组成 11
2.3.3 SOPC Builder组件 15
2.4 SOPC开发流程 17
2.4.1 硬件部分设计 18
2.4.2 软件部分设计 32
第3章 基于Avalon总线的PWM控制器 40
3.1 实例介绍 40
3.2 设计思路与原理 40
3.2.1 Avalon总线概述 40
3.2.2 基于Avalon总线的外设 42
3.2.3 PWM工作原理 43
3.2.4 系统整体结构 44
3.3 硬件设计 44
3.3.1 PWM IP核设计 44
3.3.2 SOPC系统的创建 49
3.4 软件设计 64
3.5 实例总结 68
第4章 基于Nios Ⅱ的网络通信 69
4.1 实例介绍 69
4.2 设计思路与原理 69
4.2.1 DM9000A芯片介绍 69
4.2.2 DM9000A原理 72
4.2.3 系统整体结构 76
4.3 硬件设计 76
4.3.1 DM9000A与Avalon总线接口设计 76
4.3.2 SEG7_LUT_8与Avalon总线接口设计 79
4.3.3 SOPC系统的创建 80
4.4 软件设计 88
4.4.1 系统软件 88
4.4.2 应用软件 96
4.5 实例总结 100
第5章 基于SOPC的SD卡音乐播放器 101
5.1 实例介绍 101
5.2 设计思路与原理 101
5.2.1 SD卡简介 101
5.2.2 WM8731芯片简介 105
5.2.3 系统整体结构 107
5.3 硬件设计 108
5.3.1 Audio_DAC_FIFO与Avalon总线接口模块设计 108
5.3.2 SOPC系统的创建 112
5.4 软件设计 121
5.5 实例总结 129
第6章 基于SOPC的十进制浮点乘法器 130
6.1 实例介绍 130
6.2 设计思路与原理 131
6.2.1 IEEE-754r十进制浮点数表示规范 131
6.2.2 Signed-Digit radix系列算法 132
6.2.3 系统整体结构 139
6.3 硬件设计 140
6.3.1 十进制浮点乘法单元的IP核设计 140
6.3.2 SOPC系统的创建 162
6.4 软件设计与综合测试 169
6.4.1 软件设计 169
6.4.2 系统综合与仿真测试 172
6.5 实例总结 176
第7章 基于AES算法的实时加/解密系统 177
7.1 实例介绍 177
7.2 设计思路与原理 178
7.2.1 AES算法简介 178
7.2.2 AES加/解密流程 179
7.2.3 系统整体结构 184
7.3 硬件设计 185
7.3.1 AES IP核设计 185
7.3.2 SOPC系统的创建 213
7.4 软件设计与综合测试 227
7.4.1 软件设计 227
7.4.2 系统综合与仿真测试 235
7.5 实例总结 239
第8章 常见问题与开发技巧总结 240
8.1 Quartus Ⅱ常见问题 240
8.2 ModelSim常见问题 250
8.3 Nios Ⅱ常见问题 254
8.4 开发技巧总结 260