《PLD/GAL可编程逻辑器件原理和应用》PDF下载

  • 购买积分:14 如何计算积分?
  • 作  者:应钢等编著
  • 出 版 社:中国科学院希望高级电脑技术公司
  • 出版年份:1990
  • ISBN:
  • 页数:427 页
图书介绍:

第一章 可编程逻辑器件介绍 2

1.1 引言 2

1.2 PLD器件的符号约定 3

1.3 PLD器件的发展 4

第二章 数字逻辑系统设计基础 9

2.1 布尔代数 9

2.2 布尔代数基本理论 12

2.3 布尔表达式的变换 14

第三章 PROM器件 18

3.1 ROM器件 18

3.2 PROM器件 20

3.3 EPROM器件 23

3.4 EEPROM器件 24

第四章 PLA器件 25

4.1 PLA器件的基本结构 25

4.2 PLA器件的特点 27

4.3 PLA实现组合逻辑的例子 28

第五章 可编程阵列逻辑PAL 29

5.1 PAL的基本概念 29

5.2 TTL工艺的PAL器件 36

5.3 CMOS工艺的PAL器件 48

5.4 ECL工艺的PAL器件 49

5.5 可编程定序器 51

第六章 可编程逻辑的设计技术 52

6.1 PLD设计方法 52

6.2 组合逻辑设计实例 65

6.3 寄存器型逻辑的设计实例 69

6.4 状态机设计方法 74

6.5 PAL的解析问题 91

第七章 PLD的编程设计软件 96

7.1 综述 96

7.2 PALASM 2软件包 99

7.3 程序设计语言PLPL 103

7.4 编译型设计软件CUPL 110

7.5 高级语言ABEL和GATES 118

第八章 PLD编程工具 128

8.1 EPROM编程器 128

8.2 GAL编程器 137

第九章 GAL器件 144

9.1 E2CMOS单元的工艺及其物理机理 144

9.2 GAL器件原理 158

9.3 GAL器件的开发环境 182

9.4 GAL器件的技术规范 196

9.5 GAL器件的隐含成本优势 217

第十章 GAL器件的实际应用 222

10.1 基本逻辑门 222

10.2 基本触发器 228

10.3 移位寄存器 232

10.4 四位可逆计数器 234

10.5 七位计数器 238

10.6 存储器地址译码器 242

10.7 环形移位寄存器 245

10.8 四个四输入多路开关 250

10.9 八—三优先级编码器 254

10.10 命令译码器 258

10.11 带有等待状态发生器的译码器 261

10.12 总线仲裁器 263

10.13 四位级联加法器 266

10.14 时钟展宽电路 267

10.15 双通道动态RAM控制器 269

10.16 三层电梯控制器 276

第十一章 PGA可编程门阵列器件 299

11.1 LCA系列PGA器件 300

11.2 其它PGA器件 308

11.3 PGA的应用 310

附录 312

附录A PAL器件技术规格 312

附录B GAL器件技术规格 401