第1章 数制与编码 1
1.1数制 1
1.1.1概述 1
1.1.2常见数制 2
1.1.3数制转换 3
1.2编码 6
1.2.1二-十进制编码(BCD码) 6
1.2.2可靠性编码 8
本章小结 9
习题 9
第2章 逻辑代数基础 10
2.1逻辑代数的基础知识 10
2.1.1基本逻辑运算 10
2.1.2逻辑代数的基本公式、定律和常用法则 16
2.2逻辑函数的化简 18
2.2.1逻辑函数的描述 18
2.2.2逻辑函数化简的原则 20
2.2.3逻辑函数的公式化简法 20
2.2.4逻辑函数的卡诺图化简法 22
2.2.5逻辑电路完备集的概念 28
本章小结 29
习题 30
第3章 逻辑门电路 32
3.1分立元件逻辑门电路 32
3.1.1晶体管的开关特性 32
3.1.2分立元件基本逻辑门电路 36
3.1.3分立元件复合逻辑门电路 42
3.2集成逻辑门电路 44
3.2.1数字集成电路概述 44
3.2.2三极管-三极管逻辑门电路(TTL) 45
3.2.3互补对称金属-氧化物-半导体逻辑门电路(CMOS) 55
3.3正负逻辑 65
3.3.1正逻辑和负逻辑的规定 65
3.3.2负逻辑符号表示法 66
3.4逻辑门电路使用中的几个问题 66
3.4.1 TTL与CMOS逻辑门电路之间的接口技术 66
3.4.2门电路外接负载问题 70
3.4.3多余输入端的处理措施 71
本章小结 72
习题 72
第4章 组合逻辑电路 77
4.1组合逻辑电路的特点与分析 77
4.1.1组合逻辑电路的特点 77
4.1.2组合逻辑电路的分析 77
4.2典型组合逻辑电路 80
4.2.1编码器 80
4.2.2译码器 88
4.2.3运算器 96
4.2.4数据选择器与数据分配器 100
4.2.5数值比较器 105
4.3组合逻辑电路的综合设计 107
4.3.1组合逻辑电路的设计步骤 107
4.3.2组合逻辑电路的设计举例 109
4.4组合逻辑电路中的竞争与冒险现象 117
4.4.1竞争现象 117
4.4.2冒险现象 117
4.4.3竞争冒险的识别与消除方法 118
本章小结 119
习题 120
第5章 时序逻辑电路 122
5.1锁存器和触发器 122
5.1.1锁存器 122
5.1.2触发器 126
5.2典型的时序逻辑电路 137
5.2.1寄存器和移位寄存器 138
5.2.2计数器 146
5.3同步时序逻辑电路的分析与设计 168
5.3.1同步时序逻辑电路的分析 168
5.3.2同步时序逻辑电路的设计 170
5.4异步时序逻辑电路的分析与设计 175
5.4.1异步时序逻辑电路的分析 175
5.4.2异步时序逻辑电路的设计 178
5.5时序逻辑电路中的竞争与冒险现象 182
本章小结 185
习题 186
第6章 脉冲信号的产生与变换 193
6.1单稳态触发器 193
6.1.1微分型单稳态触发器 193
6.1.2集成单稳态触发器 196
6.1.3单稳态触发器的应用 198
6.2多谐振荡器 198
6.2.1由555定时器构成的多谐振荡器 199
6.2.2由两个集成单稳态触发器构成的多谐振荡器 200
6.2.3石英晶体多谐振荡器 202
6.3施密特触发器 204
6.3.1用555定时器构成的施密特触发器 204
6.3.2集成施密特触发器 205
6.3.3施密特触发器的应用 206
本章小结 208
习题 208
第7章 模数与数模转换器 211
7.1数/模转换器(DAC) 211
7.1.1 DAC的原理 211
7.1.2 DAC的主要技术指标 212
7.1.3权电阻网络DAC 213
7.1.4 T型解码网络DAC 214
7.1.5权电流型DAC 215
7.1.6典型DAC介绍 219
7.2模/数转换器(ADC) 221
7.2.1并联比较型ADC 221
7.2.2计数型ADC 223
7.2.3逐次逼近型ADC 225
7.2.4双积分型ADC 226
7.2.5 ADC的主要指标 228
7.2.6集成ADC电路介绍 229
本章小结 232
习题 233
第8章 大规模集成电路介绍 235
8.1概述 235
8.1.1集成电路的发展历史 235
8.1.2集成电路的分类 237
8.2只读存储器(ROM)及其应用 241
8.2.1固定只读存储器 242
8.2.2可编程只读存储器 245
8.2.3可改写只读存储器 245
8.2.4只读存储器应用举例 246
8.3随机存取存储器(RAM) 249
8.3.1 RAM的结构 249
8.3.2存储单元 250
本章小结 253
参考文献 254