目 录 1
制版系统 1
1.自动图形发生器的效率和程序 1
2.计算机控制的10倍图形发生器 7
3.集成电路版图设计系统 12
4.集成电路版图的计算机辅助设计(CADLIC) 21
5.结群和线性配置 29
6.单层布线集成电路的掩模设计 36
7.大规模集成电路(LSI)原图图形的最小划分 44
8.集成电路版图设计约束条件的计算机辅助检验 49
9.MOS大规模集成电路布局的尺寸检验 54
电路分析 57
10.在计算机显示器上描述电路 57
11.采用计算机辅助设计(CAD)技术设计1024位动态随机存储器 67
12.用计算机进行电子电路的设计分析 72
13.MOS集成电路的台式机辅助设计 77
14.计算机辅助预计大规模集成逻辑系统的延迟 91
15.计算机辅助设计CMOS逻辑 96
16.电路版图的计算机自动设计 102
17.LSI数字结构的计算机模拟方法 107
18.用数字计算机分析集成电路 121
19.对计算机辅助电路分析的另外一种考察 127
20.预示MOS大规模集成电路性能的一种改进统计法 138
21.逻辑设计及其最近的发展 142
22.逻辑设计系统——自动化数字设计的一个语言和程序问题 151
23.供维修计划用的逻辑分析程序(LAMP)逻辑电路的模拟程序 163
24.计算机辅助设计大规模集成电路的现状和问题 178