目录 1
第一章 双极型晶体管及场效应管开关特性 3
§1.1半导体二极管的开关特性 3
1.1.1半导体二极管的静态开关特性 3
1.1.2半导体二极管开关的动态模型 8
1.1.3二极管开关时间 10
§1.2双极型三极管静态开关特性 12
1.2.1非线性数学模型 13
1.2.2分段线性模型 17
§1.3双极型三极管反相器开关特性 22
1.3.1正常工作条件 23
1.3.2负载特性 24
1.3.3开关特性 25
1.3.4三极管自身的开关时间 26
1.4.1动态模型 28
§1.4双极型三极管开关的动态模型 28
1.4.2分段线性动态模型 30
1.4.3三极管反相器开关时间计算 31
§1.5场效应管开关特性 38
1.5.1场效应管的数学模型 38
1.5.2结型场效应管数学模型 40
1.5.3NMOS管反相器开关时间 41
习题 47
第二章 脉冲波形变换电路 51
§2.1二极管限幅器 52
2.1.1二极管限幅器的基本工作原理 52
2.12限幅器的静态开关特性 54
2.1.3限幅器的动态开关特性 58
§2.2三极管限幅器 62
2.2.1共发射极限幅器 62
2.2.2共基极限幅器 64
2.2.3共集电极限幅器 65
2.2.4射极耦合限幅器 66
§2.3电平钳定器 68
2.3.1二极管电平钳定器 68
2.3.2三极管基极电平钳定电路 72
2.3.3同步电平钳定器 76
习题 77
第三章 脉冲波形产生电路 81
§3.1双稳态触发电路 81
3.1.1一般结构 81
3.1.2射极耦合电平触发器 83
3.1.3运算放大器电平触发器 85
3.1.4集-基耦合脉冲触发器 87
§3.2单稳态触发电路 91
3.2.1集-基耦合单稳态触发电路 91
3.2.2运算放大器构成的单稳态电路 93
3.3.1集-基耦合自激多谐振荡器 95
§3.3自激多谐振荡器 95
3.3.2运算放大器构成的自激多谐振荡器 98
§3.4间歇振荡器 99
3.4.1它激间歇振荡器 99
34.2自激间歇振荡器 101
习题 103
第四章 锯齿波电压发生器 108
§4.1一般原理 108
4.1.1锯齿波电压发生器的基本参数 108
4.1.2获得锯齿波电压的基本方法 110
§4.2恒流源锯齿波电压发生器 111
§4.3积分电路与自举电路 113
4.3.1积分电路 113
4.3.2自举电路 115
习题 118
§5.1数制 119
第五章 数制与码 119
§5.2数制转换 122
§5.3码 124
5.3.1二-十进制码(BCD) 125
5.3.2格雷码(GrayCode) 127
5.3.3奇偶校验码 128
5.3.4原码、补码及反码 129
附录 美国七位信息交换标准码 131
习题 131
第六章 逻辑代数 133
§6.1逻辑代数的基本运算 133
6.1.1与运算(逻辑乘) 133
6.1.2或运算(逻辑加) 134
6.1.3非运算(补运算,反演运算) 135
§6.2公理与定理 136
6.2.2定理 137
6.2.1公理 137
6.2.3对偶与反演 138
§6.3几种导出逻辑运算 140
6.3.1与非运算 140
6.3.2或非运算 140
6.3.3异(异或)运算 141
6.3.4同运算(符合运算) 142
6.4.3任何逻辑函数可表成和之积式 144
6.4.4任何逻辑函数的和之积式可写成和之积标准型 144
6.4.1任何逻辑函数可表成积之和式 144
6.4.2任何逻辑函数的积之和式可写成积之和标准型 144
§6.4逻辑函数标准型 144
6.4.5由真值表导出逻辑函数标准型 145
6.4.6完全描述逻辑函数及非完全描述逻辑函数 147
6.4.7逻辑运算的完备性 148
6.4.8异-与逻辑函数标准型 149
6.5.1卡诺图的构成 150
§6.5逻辑函数卡诺图 150
6.5.2卡诺图运算 153
6.5.3卡诺图中1单元合并 154
6.5.4文字卡诺图 157
§6.6逻辑函数隐含关系 159
6.6.1隐含关系 159
6.6.2隐含项及隐含项集 161
6.6.3确定函数本原隐含项集的方法 161
§6.7逻辑函数化简 165
6.7.1逻辑函数化简的一般概念 165
6.7.2卡诺图法化简逻辑函数 166
6.7.3表格法化简逻辑函数 169
6.7.4代数法化简逻辑函数 172
6.7.5多个逻辑函数的整体化简 175
6.7.6异-与逻辑函数标准型化简 182
习题 187
§7.1正逻辑与负逻辑 191
第七章 集成逻辑门电路 191
§7.2晶体管-晶体管逻辑门(TTL) 192
7.2.1TTL门的工作原理 192
7.2.2TTL门的主要特性 194
7.2.3TTL门的改进型 197
7.2.4TTL门扩展器 199
7.2.5集电极开路TTL门(OC门) 200
7.2.6三态TTL门(TS门) 202
7.2.7TTL异门及同门 203
§7.3射极耦合逻辑门(ECL) 204
7.3.1ECL电流开关 204
7.3.2ECL门 204
7.3.3ECL连线逻辑 205
§7.4金属-氧化物-半导体逻辑门(MOS门) 205
7.4.1NMOS逻辑门 206
7.4.2CMOS门 207
§7.5逻辑门用于波形产生电路 210
7.5.1TTL反相器等效电路 211
7.5.2TTL门单稳态触发电路 211
7.5.3TTL门多谐振荡器 216
7.5.4CMOS门张弛振荡器 219
习题 222
第八章 组合逻辑电路 225
§8.1组合逻辑电路的分析与设计 225
8.1.1两级逻辑门 226
8.1.2三级逻辑门 228
8.1.3冒险 233
§8.2编码器与译码器 235
8.2.1编码器 235
8.2.2译码器 238
8.3.1数据分配器 245
§8.3数据分配器与数据选择器 245
8.3.2数据选择器 247
§8.4码组变换器 249
8.4.1格雷码(Cray)与二进码的码组变换器 249
8.4.2七段数字显示管的码组变换器 251
§8.5全加器与比较器 256
8.5.1全加器 256
8.5.2比较器 259
习题 262
第九章 集成触发器 264
§9.1基本触发器 264
9.1.1触发器输入-输出逻辑关系及时间关系 265
9.1.2触发器的状态转换真值表及特征方程 268
9.1.3R-S触发器作二进码信息存贮器 269
9.1.4或非门构成R-S触发器 270
§9.2钟脉冲控制的R-S触发器 270
9.2.1钟脉冲R-S触发器逻辑功能 271
9.2.2钟脉冲R-S触发器状态转换真值表及特征方程 272
9.2.3由与或非门构成钟脉冲R-S触发器 273
§9.3主-从型触发器 273
9.3.1引言 273
9.3.2主-从型R-S触发器 274
9.3.3主-从型J-K触发器 275
9.3.4主-从型D触发器 276
9.3.5主-从型T触发器 276
9.3.6增量型特征方程 277
§9.4边沿触发型触发器 278
§9.5触发器异步置1及异步置 281
9.5.1主-从型J-K触发器的异步置及异步置 281
9.5.2边沿触发型D触发器的异步置1及异步置 284
§9.6触发器时间关系及激励表 286
9.6.1触发器时间关系 286
9.6.2触发器激励表 287
习题 293
第十章 同步时序电路 296
§10.1组合电路与时序电路的区别 296
§10.2同步时序电路分析 298
§10.3同步时序电路设计 307
§10.4状态转换表化简 317
10.4.1完全描述原始状态转换表的化简 318
10.4.2非完全描述状态表化简 321
§10.5状态编码 325
习题 329
第十一章 常用同步时序电路 333
§11.1移位寄存器 333
11.1.1单向移位寄存器 333
11.1.2双向移位寄存器 335
§11.2反馈移位寄存器 336
11.3.1二进码同步计数器 346
§11.3同步计数器 346
11.3.2BCD码同步计数器 351
11.3.3移位型计数器 354
11.3.4分数分频器 359
§11.4异步计数器 361
11.4.1异步计数器分析 361
11.4.2异步计数器设计 364
11.4.3另一种设计方法 368
习题 371
第十二章 电平异步时序电路 373
§12.1异步时序电路分析 373
§12.2竞争与冒险 379
12.2.1竞争 379
12.2.2冒险 380
12.3.1建立原始状态流程表 384
§12.3状态转换表建立与化简 384
12.2.3同步时序电路与异步时序电路的区别 384
12.3.2原始状态流程表化简 389
§12.4状态编码 394
§12.5组合电路设计 397
习题 401
第十三章 集成存贮器 404
§13.1存贮器的基本概念 404
§13.2顺序访问存贮器 405
13.2.1移位寄存器顺序访问存贮器 405
13.2.2MOS触发器及MOS移位寄存器 407
§13.3只读存贮器(ROM) 410
133.1只读存贮器结构 411
13.3.2可编程ROM(PROM)及可抹除ROM(EPROM) 413
13.3.3ROM的应用 416
13.3.4可编程序逻辑阵列(PLA) 421
§13.4随机访问存贮器(RAM) 423
13.4.1双极型三极管存贮单元 424
13.4.2MOSRAM存贮单元 425
13.4.3RAM结构 427
13.4.4RAM的位扩展与字扩展 429
§13.5电荷耦合器件(CCD)存贮器 431
13.5.1CCD的工作原理 431
13.5.2CCD存贮器结构 434
§13.6I2L大规模集成电路 436
13.6.1I2L的工作原理 436
13.6.2I2L基本逻辑电路 437
习题 438
第十四章 数-模及模-数转换 440
§14.1数-模转换器(DAC) 440
14.1.1概述 440
14.1.2二进制权电阻DAC 441
14.1.3T形电阻DAC 446
14.1.4变形二进码权电阻DAC及BCD码DAC 447
14.2.1二极管模拟开关 451
§14.2电子模拟开关 451
14.2.2双极型三极管模拟开关 452
14.2.3结型场效应管(J-FET)模拟开关 454
14.2.4CMOS模拟开关 456
§14.3电流激励DAC 456
§14.4模-数转换(ADC) 460
14.4.1取样定理 460
14.4.2取样-保持电路 462
14.4.3量化与编码 463
§14.5几种典型的ADC 465
14.5.1串-并行ADC 465
14.5.2逐次比较ADC 468
14.5.3双积分ADC 470
习题 471
参考书目 473
索引 474