第1章DIGILOGIC-2011实验箱 1
1.1实验箱的性能特点 1
1.2实验箱的技术指标 1
1.3实验箱介绍 2
1.3.1实验箱的组成 2
1.3.2实验箱及电路板外观 4
1.3.3实验箱的电路板标注 6
1.3.4数码管电路模块说明 13
1.3.5段式LED显示驱动板 14
1.3.6 FPGA扩展实验板设计 15
1.4实验箱使用说明 15
第2章 基于实验箱的数字逻辑实验 18
2.1基本门电路 18
2.1.1实验目的 18
2.1.2实验仪器及器件 18
2.1.3实验原理 18
2.1.4实验内容 18
2.1.5实验报告要求 23
2.2门电路综合实验 23
2.2.1实验目的 23
2.2.2实验仪器及器件 23
2.2.3实验内容 24
2.3组合逻辑电路 27
2.3.1实验目的 27
2.3.2实验仪器及器件 28
3.3.3实验内容 28
2.3.4实验报告要求 37
2.4时序逻辑电路 37
2.4.1实验目的 37
2.4.2实验仪器及器件 38
2.4.3实验内容 38
2.4.4实验报告要求 43
第3章 数字逻辑综合实验 44
3.1组合逻辑综合实验 44
3.1.1实验目的 44
3.1.2实验仪器及器件 44
3.1.3实验内容 44
3.2时序逻辑综合实验 50
3.2.1实验目的 50
3.2.2实验仪器及器件 50
3.2.3实验内容 50
第4章 数字逻辑基础设计仿真及验证 56
4.1基本门电路 56
4.1.1实验目的 56
4.1.2实验环境及仪器 56
4.1.3实验内容 56
4.1.3实验步骤 56
4.1.5实验报告要求 79
4.2组合逻辑电路 79
4.2.1实验目的 79
4.2.2实验环境及仪器 80
4.3.3实验内容 80
4.2.4实验步骤 80
4.2.5实验报告要求 98
4.3时序逻辑电路 98
4.3.1实验目的 98
4.3.2实验环境及仪器 98
4.3.3实验内容 98
4.3.4实验步骤 98
4.3.5实验报告要求 110
第5章 数字逻辑综合设计仿真及验证 111
5.1基于VerilogHDL的组合逻辑综合实验 111
5.1.1实验目的 111
5.1.2实验环境及仪器 111
5.1.3实验内容 111
5.2基于VerilogHDL的时序逻辑综合实验 141
5.2.1实验目的 141
5.2.2实验环境及仪器 141
5.2.3实验内容 141
附录A Actel A3P030芯片资料 171
附录B基于Actel A3P030的FPGA核心板引脚对应表 172
附录C FPGA扩展实验板设计说明 179
参考文献 183