第一章 数制和码制 1
1.1 数制 1
1.1.1 十进制 2
1.1.2 二进制 2
1.1.3 八进制 2
1.1.4 十六进制 3
1.1.5 二进制与十进制之间的相互转换 4
1.2.1 带符号的二进制数的代码 6
1.2 码制 6
1.2.2 十进制数的常用代码 9
1.2.3 格雷码 10
1.2.4 字符编码 10
习题 11
第二章 逻辑代数基础 12
2.1 逻辑变量和基本的逻辑运算 12
2.1.1 逻辑变量 12
2.1.2 基本的逻辑运算 12
2.2.1 逻辑代数的基本定律 14
2.1.3 逻辑函数 14
2.2 逻辑代数的基本公式 14
2.2.2 逻辑代数的基本定理 15
2.3 逻辑函数的化简 17
2.3.1 逻辑函数的公式化简法 18
2.3.2 逻辑函数的图形化简法 19
2.3.3 逻辑函数的表格化简法 29
2.3.4 具有无关项的逻辑函数的化简 35
习题 37
第三章 门电路 40
3.1 概述 40
3.2 半导体二极管、三极管和场效应管的开关特性 40
3.2.1 半导体二极管的开关特性 40
3.2.2 半导体三极管的开关特性 42
3.2.3 场效应管的开关特性 43
3.3 分立元件门电路 44
3.3.1 二极管与门电路 44
3.3.2 二极管或门电路 45
3.3.3 非门电路 46
3.4 集成电路门电路 48
3.4.1 DTL门电路 48
3.4.2 TTL门电路 49
3.4.3 TTL集电极开路的门电路和三态输出门电路 57
3.4.4 各种TTL系列的主要性能参数和使用方法 61
3.4.5 CMOS门电路 66
习题 72
4.1.1 组合逻辑电路及其特点 75
4.1.2 组合逻辑电路分析的任务和步骤 75
第四章 组合逻辑电路 75
4.1 组合逻辑电路的分析方法 75
4.2 组合逻辑电路的设计 76
4.2.1 组合逻辑电路设计的任务和步骤 76
4.2.2 不含无关项的组合逻辑电路的设计 77
4.2.3 含有无关项的组合逻辑电路的设计 78
4.2.4 有多个输出变量的组合逻辑电路的设计 81
4.3.1 半加器 82
4.3 半加器和全加器 82
4.3.2 全加器 83
4.4 编码器 84
4.4.1 二进制编码器 84
4.4.2 十进制编码器 87
4.4.3 奇偶检测电路 89
4.5 译码器 90
4.5.1 二进制译码器 90
4.5.2 数码显示器和译码驱动电路 94
4.6 数据选择器和数据分配器 98
4.6.1 数据选择器 98
4.6.2 数据分配器 103
4.7 数值比较器 105
4.7.1 数值比较器的功能 105
4.7.2 数值比较器的使用方法 107
习题 108
5.1 基本触发器 111
5.1.1 由或非门组成的基本RS触发器 111
第五章 触发器 111
5.1.2 由与非门组成的基本RS触发器 113
5.2 同步触发器的逻辑功能 114
5.2.1 同步RS触发器 114
5.2.2 同步D触发器 116
5.2.3 同步JK触发器 117
5.2.4 同步T触发器和同步T′触发器 117
5.3.1 时钟脉冲的电平触发方式 118
5.3 触发器时钟脉冲的触发方式 118
5.3.2 时钟脉冲的边沿触发方式 120
5.4 触发器使用中需注意的问题 121
5.4.1 触发器的清除输入端和预置输入端 122
5.4.2 触发器的时间参数 122
习题 124
第六章 时序逻辑电路 128
6.1 同步时序逻辑电路的分析和设计 128
6.1.1 同步时序逻辑电路的分析 128
6.1.2 同步时序逻辑电路的设计 133
6.2 异步时序逻辑电路的分析和设计 150
6.2.1 脉冲异步电路的分析和设计 150
6.2.2 电位异步电路的分析和设计 153
6.3 计数器 158
6.3.1 异步计数器 158
6.3.2 同步计数器 163
6.3.3 集成计数器及其应用 167
6.4.1 寄存器 178
6.4 寄存器和移位寄存器 178
6.4.2 移位寄存器 180
6.4.3 集成化的移位寄存器 181
6.4.4 MOS动态移位寄存器 187
6.5 读/写存储器(RAM)简介 190
6.5.1 RAM的组成及工作原理 190
6.5.2 RAM的存储单元 192
6.5.3 静态RAM6116简介 194
习题 195
7.1 概述 199
第七章 可编程逻辑器件PLD 199
7.2 可编程只读存储器(PROM) 201
7.2.1 固定ROM 201
7.2.2 可编程ROM 202
7.2.3 可擦可编程ROM 203
7.3 可编程逻辑阵列(PLA) 211
7.4.1 PAL的基本结构 213
7.4.2 PAL的输出结构 213
7.4 可编程阵列逻辑(PAL) 213
7.4.3 PAL型号 215
7.5 通用阵列逻辑(GAL) 217
7.5.1 GAL的结构和原理 217
7.5.2 GAL的特点 218
7.6 高密度可编程逻辑器件(HDPLD) 219
7.6.1 阵列型HDPLD 219
7.6.2 LatticepLSI/ispLSI1106简介 222
7.6.3 FPGA的原理和特点 229
7.7 PLD开发过程简介 233
习题 236
8.1 555定时器 237
8.1.1 555定时器的电路结构 237
8.1.2 555定时器的功能 237
第八章 脉冲波形的产生与变换 237
8.2 施密特触发器 238
8.2.1 由555定时器组成的施密特触发器 239
8.2.2 由MOS门组成的施密特触发器 240
8.2.3 施密特触发器的应用 242
8.3.1 由555定时器组成的单稳态触发器 243
8.3 单稳态触发器 243
8.3.2 集成单稳态触发器 245
8.3.3 单稳态触发器的应用 248
8.4 多谐振荡器 249
8.4.1 由555定时器组成的多谐振荡器 250
8.4.2 由两个集成单稳态触发器组成的多谐振荡器 251
8.4.3 石英晶体多谐振荡器 253
习题 255
参考文献 257