《数字电路与逻辑设计》PDF下载

  • 购买积分:13 如何计算积分?
  • 作  者:陈学泮主编
  • 出 版 社:广州:中山大学出版社
  • 出版年份:1993
  • ISBN:7306007165
  • 页数:360 页
图书介绍:

第一章 集成逻辑门电路 1

1.1 逻辑关系及逻辑电路的作用 1

1.2 TTL门电路 4

1.2.1 TTL“与非”门电路的构成及其工作原理 4

1.2.2 TTL“与非”门电路的工作特性 5

1.2.3 TTL“与非”门电路的基本参数 13

1.2.4 TTL门电路的其它类型 15

1.2.5 TTL门电路的应用举例 21

1.3 ECL门电路 25

1.3.1 ECL门电路的工作原理 26

1.3.2 ECL门电路的特性 27

1.4 MOS门电路 29

1.4.1 MOS反相器 30

1.4.2 其它MOS门电路 34

习 题 37

第二章 逻辑代数及逻辑函数的化简方法 41

2.1 数制与代码 41

2.1.1 数制及其表示 41

2.1.2 二进制与十进制的转换 43

2.1.3 二-十进制数码 45

2.2 逻辑代数的基本定律和规则 47

2.2.1 逻辑变量、逻辑运算与逻辑函数的相等 47

2.2.2 逻辑代数的基本定律和基本公式 51

2.2.3 逻辑代数的三个规则 53

2.3 真值表与逻辑函数的两种标准表达式 56

2.3.1 真值表 56

2.3.2 逻辑函数的两种标准表达式 57

2.3.3 最大项和最小项的性质 59

2.4 逻辑函数的简化 60

2.4.1 逻辑函数的代数化简法 61

2.4.2 逻辑函数的卡诺图化简法 63

2.4.3 逻辑函数的系统化简法(Q-M法) 73

2.4.4 具有无关最小项的逻辑函数的化简 79

2.4.5 多路输出逻辑函数的化简 84

习题 94

第三章 集成触发器 98

3.1 集成触发器的特点和类型 98

3.1.1 集成触发器的特点 98

3.1.2 集成触发器的类型 98

3.2 集成触发器的逻辑功能 99

3.2.1 RS触发器 99

3.2.2 D触发器 100

3.2.3 T触发器 101

3.2.4 JK触发器 101

3.3 集成触发器的常见结构 102

3.3.1 简单触发器 103

3.3.2 维持阻塞触发器 107

3.3.3 主从触发器 110

3.4 触发器的相互转换 113

3.4.1 D触发器转换为T′,T,RS,JK触发器 113

3.4.2 RS触发器转换为JK,D,T,T′触发器 114

3.4.3 JK触发器转换为D,T,T′触发器 116

习 题 117

第四章 组合逻辑网络的分析与综合 120

4.1 组合逻辑网络的分析 120

4.2 两级“与非”电路和三级“与非”电路的设计 124

4.2.1 两级“与非”电路的设计 124

4.2.2 三级“与非”电路的设计 125

4.3 组合逻辑网络设计的一般方法 130

4.4 常用组合逻辑电路的设计举例 131

4.4.1 半加器和全加器的设计 131

4.4.2 代码转换电路的设计 135

4.4.3 二进制数值比较器的设计 137

4.4.4 奇偶校验电路的设计 143

4.4.5 译码器的设计 145

4.4.6 多路选择器 156

4.5 组合逻辑电路中的竞争与冒险 162

4.5.1 竞争 162

4.5.2 冒险现象 162

4.5.3 险象的判别 164

4.5.5 险象的处理 164

习 题 166

第五章 同步时序电路的分析与设计 170

5.1 时序电路的状态表和状态图 171

5.2 同步时序电路的分析方法 173

5.3 同步时序电路的设计 179

5.3.1 同步时序电路设计的一般程序 180

5 3 2原始状态表的构成 181

5.3.3 状态化简的基本方法 184

5.3.4 状态编码(状态分配) 194

5.4 同步时序电路设计举例 199

习题 209

第六章 异步时序逻辑的分析与设计 214

6.1 脉冲异步电路的分析与设计 214

6.1.1 脉冲异步电路的分析 214

6.1.2 脉冲异步电路的设计 220

6.2 电平异步电路的分析与设计 224

6.2.1 电平异步电路的模型及流程表 224

6.2.2 电平异步电路的分析 227

6.2.3 电平异步电路的逻辑设计 230

6.3 时序电路中险象的产生及其处理方法 237

6.3.1 时序电路中的竞争冒险现象 237

6.3.2 处理时序电路竞争的一般方法 239

习题 244

第七章 常用时序逻辑部件 249

7.1 计数器 249

7.1.1 同步计数器 249

7.1.2 异步计数器 258

7.2 寄存器 261

7.2.1 数码寄存器 261

7.2.2 移位寄存器 263

7.3 顺序脉冲分配器 265

7.3.1 计数译码型分配器 265

7.3.2 移位寄存器型分配器 266

7.4 中规模集成时序部件 270

7.4.1 MSI串行计数器 270

7.4.2 MSI同步计数器 271

7.4.3 MSI移位寄存器 275

习题 277

第八章 阵列化逻辑部件及其应用 280

8.1 只读存贮器(ROM ) 281

8.1.1 ROM的电路结构与工作原理 281

8.1.2 可编程只读存贮器 284

8.1.3 采用ROM的逻辑设计 288

8.2 可编程序逻辑阵列(PLA) 292

8.2.1 PLA的电路结构 292

8.2.2 采用PLA的逻辑设计 292

8.3 可编程阵列逻辑(PAL) 296

8.3.1 PAL的电路结构 296

8.3.2 采用PAL的逻辑设计 300

8.4 通用阵列逻辑(GAL) 302

8.4.1 GAL的电路结构 302

8.4.2 采用GAL的逻辑设计 306

8.5 门阵列和标准单元 308

8.5.1 门阵列 308

8.5.2 标准单元 311

8.6 随机存取存贮器(RAM) 312

8.6.1 RAM的结构 312

8.6.2 基本存贮单元 312

习题 315

第九章 数-模转换和模-数转换 317

9.1 数字-模拟转换的基本原理与结构 317

9.1.1 数-模转换基本原理 317

9.1.2 数-模转换器的典型电路 318

9.1.3 数-模转换器的双极性工作 326

9.1.4 数-模转换器的主要参数 328

9.1.5 单片集成DAC简介 329

9.2 模拟-数字转换 332

9.2.1 模-数转换基本原理和工作过程 332

9.2.2 常用的模-数转换电路 335

9.2.3 模-数转换器的主要参数 344

9.2.4 集成ADC简介 345

习题 348

第十章 数字系统设计简介 349

10.1 数字系统设计概述 349

10.1.1 数字系统及其一般结构形式 349

10.1.2 寄存器传输语言 350

10.2 数字系统设计方法 354

10.2.1 信息处理单元的设计方法 355

10.2.2 信息控制单元的设计方法 356