第1章 绪论 1
1.1 信号完整性分析的走向 2
1.2 高速信号完整性设计的挑战 6
1.3 本书的章节编排 7
参考文献 8
第2章 高速信令基础知识 10
2.1 I/0信令的基本构件 10
2.2 噪声源 18
2.3 抖动的要点与分解 24
2.4 小结 29
参考文献 29
第Ⅰ篇 通道建模与设计 32
第3章 通道建模与设计方法学 32
3.1 通道的设计方法学 32
3.2 通道的建模方法学 36
3.3 用电磁场求解器建模 38
3.4 背板通道建模示例 40
3.5 小结 46
参考文献 47
第4章 网络参数 48
4.1 多导体系统的广义网络参数 48
4.2 构建准确的S参数时域模型 56
4.3 无源性条件 62
4.4 因果性条件 64
4.5 小结 71
参考文献 72
第5章 传输线 74
5.1 传输线理论 74
5.2 前向与后向串扰 77
5.3 传输线的时域仿真 82
5.4 基于测量的传输线建模 86
5.5 片上连线建模 96
5.6 片上、封装及PCB走线之对比 101
5.7 小结 102
参考文献 102
第Ⅱ篇 链路性能分析 108
第6章 通道的电压预算与时序预算 108
6.1 时序预算方程及其分量 109
6.2 光纤通道的双δ模型 110
6.3 构件分量级的时序预算 113
6.4 时序预算方程的缺陷 114
6.5 电压预算方程及其分量 116
6.6 小结 117
参考文献 117
第7章 制造工艺波动建模 118
7.1 田口法简介 119
7.2 DDR DRAM的指令/地址通道示例 126
7.3 背板链路建模示例 130
7.4 小结 135
7.5 本章附录 135
参考文献 137
第8章 链路BER建模与仿真 138
8.1 历史回顾与内容编排 138
8.2 链路BER的统计建模框架 139
8.3 符号间干扰建模 144
8.4 发送器和接收器抖动建模 148
8.5 周期性抖动建模 152
8.6 小结 156
参考文献 156
第9章 快速时域通道仿真技术 158
9.1 快速时域仿真流程综述 159
9.2 快速系统仿真技术 160
9.3 同时开关噪声示例 169
9.4 抖动建模方法对比 171
9.5 最大失真分析 172
9.6 小结 175
参考文献 176
第10章 链路BER分析的时钟模型 178
10.1 独立及公共时钟抖动模型 179
10.2 公共时令方案建模 179
10.3 CDR电路建模 185
10.4 无源通道抖动冲激响应与抖动放大 189
10.5 小结 191
参考文献 192
第Ⅲ篇 电源噪声与抖动 194
第11章 电源完整性工程综述 194
11.1 PDN的设计指标与电源预算 195
11.2 电源预算的分量 195
11.3 电源预算的推导 198
11.4 电源噪声分析方法学 200
11.5 电源噪声分析的步骤 203
11.6 小结 208
参考文献 208
第12章 SSN的建模与仿真 209
12.1 SSN建模中的挑战 210
12.2 信号完整性与电源完整性协同仿真方法学 214
12.3 信号电流回路与电源噪声 223
12.4 其他SSN建模专题 225
12.5 案例分析:民品DDR2 SSN分析 229
12.6 小结 234
参考文献 234
第13章 抑制SSN的编码与信令 236
13.1 数据总线反相编码 236
13.2 基于4b/6b编码的伪差分信令 241
13.3 小结 248
参考文献 248
第14章 电源噪声与抖动表征 250
14.1 电源噪声引起抖动的重要性 250
14.2 PSIJ建模方法学综述 251
14.3 噪声与抖动仿真方法学 253
14.4 案例分析 259
14.5 小结 262
参考文献 262
第15章 衬底噪声引起的抖动 264
15.1 简介 265
15.2 建模技术 266
15.3 测量技术 273
15.4 案例分析 274
15.5 小结 278
参考文献 279
第Ⅳ篇 高级专题 282
第16章 片上链路的测量技术 282
16.1 Shmoo与BER眼图测量 283
16.2 获取信号波形 284
16.3 链路性能的测量与关联 286
16.4 片上电源噪声的测量技术 287
16.5 高级电源完整性测量 292
16.6 小结 294
参考文献 295
第17章 信号调理 296
17.1 单位响应 297
17.2 均衡技术 297
17.3 自适应均衡算法 301
17.4 CDR与均衡自适应的相互作用 308
17.5 基于ADC的接收均衡 310
17.6 对高速线缆均衡的展望 313
17.7 小结 313
参考文献 314
第18章 应用 317
18.1 XDR:高性能差分存储系统 317
18.2 移动XDR:低功耗差分存储系统 325
18.3 DDR3后的主存储系统 332
18.4 信令系统展望 340
参考文献 344