第1章 概述 1
1.1 频率合成技术的发展概况 1
1.2 频率合成技术的国内外现状 2
1.3 频率合成技术的应用及发展趋势 4
第2章 基本频率合成技术及其特点 8
2.1 频率合成器的主要技术指标 8
2.2 直接频率合成(DS)技术 11
2.2.1 直接频率合成器组成及工作原理 12
2.2.2 混频器组合频率分量图的使用 15
2.2.3 直接频率合成方法举例 18
2.3 间接频率合成(IS)技术 22
2.3.1 锁相环工作原理 22
2.3.2 锁相环各个部件的作用 23
2.3.3 锁相环的相位模型 26
2.3.4 锁相环的频率跟踪与捕获性能 30
2.3.5 锁相环频率合成器的稳定性问题 32
2.3.6 锁相环频率合成器的杂散分析 33
2.3.7 锁相环频率合成器的相位噪声分析 35
2.3.8 锁相频率综合合成方法 37
2.3.9 低相噪、低杂波数字锁相环滤波器设计 44
2.4 直接数字频率合成(DDS)技术 52
2.4.1 直接数字频率合成技术的工作原理 52
2.4.2 直接数字频率合成技术的特点 57
2.4.3 直接数字频率合成输出信号的频谱分析 60
2.4.4 提高直接数字频率合成频谱纯度(降低杂散)的方法 69
2.4.5 DDS杂散抑制技术在频率捷变雷达中的应用 73
2.5 三种基本频率合成技术的各自特点及其性能比较 78
2.5.1 直接频率合成(DS)的技术特点 78
2.5.2 间接频率合成(IS)的技术特点 79
2.5.3 直接数字频率合成(DDS)的技术特点 80
第3章 频率合成器的综合方法设计 81
3.1 数字锁相环频率合成器 81
3.1.1 常规数字锁相频率合成器 82
3.1.2 先进的数字锁相合成器 85
3.2 用DDS直接产生宽带信号 91
3.3 采用DDS+上变频扩展频段 93
3.4 DDS+倍频扩展频带 95
3.4.1 设计实例一 95
3.4.2 设计实例二 97
3.5 一种X波段DDS+倍频+上变频合成的频率源方案 100
3.5.1 X波段频率源的实现 101
3.5.2 杂波分析 101
3.5.3 相位噪声分析 102
3.6 环外混频式DDS/PLL频率合成器 104
3.7 DDS激励PLL的频率合成器 107
3.8 环内插入混频DDS/PLL频率合成器 109
3.9 一种由DDS+PLL+混频构成的超宽带频率合成方案 111
3.10 基于DDS的综合性频率合成方案 113
3.10.1 方案介绍及分析 114
3.10.2 基本技术性能的理论估算 115
3.11 DDS+PLL组合方案的相位噪声和杂散性能的分析 119
3.12 参考源对PLL输出杂散和相位噪声影响的分析 121
第4章 频率合成器的自适应控制 126
4.1 基于带通鉴频特性的自适应频率合成器 127
4.1.1 系统组成与工作原理 127
4.1.2 结果与展望 129
4.2 基于低通滤波控制特性的自适应频率合成器 130
4.2.1 系统组成和工作原理 130
4.2.2 系统性能分析 131
4.3 一种DDS环内插入式自适应频率合成器 133
4.3.1 系统组成与工作原理 133
4.3.2 问题讨论 135
4.4 基于高精度数字测频的自适应频率合成器 136
4.4.1 频率的高速高精度测量 136
4.4.2 一种DDS直接合成的高精度自适应本振源 142
4.4.3 一种DDS激励PLL的高精度自适应本振源 146
4.4.4 一种L波段宽带自适应本振源的设计 162
第5章 频率合成器的电磁兼容性(EMC)设计 166
5.1 电磁兼容性(EMC)的基本概念 166
5.2 频率合成器电磁兼容性设计 169
5.2.1 接地设计 169
5.2.2 屏蔽设计 178
5.2.3 滤波设计 187
5.2.4 PCB板设计 188
附录A 单片集成频率合成器产品介绍及其应用 202
A.1 AD9850特性、组成、引脚功能、控制方式、使用注意事项及其应用 202
A.2 AD9851特性、组成、引脚功能、控制方式、使用注意事项及其应用 209
A.3 AD9852特性、组成、引脚功能、控制方式、使用注意事项及其应用 215
A.4 AD9854简介 235
A.5 高性能数字锁相环频率合成器PE3236及其应用举例 236
缩略语英汉对照表 249
参考文献 251