《数字电子技术 第3版》PDF下载

  • 购买积分:13 如何计算积分?
  • 作  者:高吉祥,丁文霞主编
  • 出 版 社:北京:电子工业出版社
  • 出版年份:2011
  • ISBN:9787121128998
  • 页数:368 页
图书介绍:本书是依据教育部“电子信息科学与电气信息类基础课程教学基本要求”编写的。主要内容有:数字逻辑基础,逻辑门电路,组合逻辑电路,触发器,时序逻辑电路,脉冲信号的产生与整形,半导体存储器,可编程逻辑器件,数/模转换与模/数转换等基本单元,以及VDHL语言基础,门电路、触发器、时序逻辑、存储器VDHL描述等拓展知识单元。本书编写简明扼要,内容深入浅出,便于自学,同时注意实际应用能力的培养。可作为高等学校电气类、电子类、自动化类和其他相近专业的专业基础教材,也可供从事电子技术工作的工程技术人员学习参考。

第1章 数字逻辑基础 1

1.1 数制与编码 1

1.1.1 数制 1

1.1.2 数制间的转换 2

1.1.3 编码 4

1.2 逻辑代数 8

1.2.1 逻辑变量与逻辑函数概念 8

1.2.2 三种基本逻辑及其运算 8

1.2.3 复合逻辑及其运算 11

1.2.4 逻辑函数的描述 14

1.2.5 逻辑代数的定律、规则及常用公式 15

1.3 逻辑函数化简 18

1.3.1 逻辑函数的最简形式 18

1.3.2 逻辑函数的代数化简法 18

1.3.3 图解化简法(卡诺图化简法) 21

1.3.4 具有无关项的逻辑函数及其化简 28

1.4 VHDL语言基础 31

1.4.1 概述 31

1.4.2 VHDL的程序结构 32

1.4.3 VHDL的语言元素 36

1.4.4 VHDL的基本语句 41

1.4.5 VHDL的子程序 46

本章小结 47

习题一 48

第2章 逻辑门电路 53

2.1 概述 53

2.2 分立元件门电路 53

2.2.1 二极管与门 53

2.2.2 二极管或门 54

2.2.3 三极管非门 54

2.3 TTL集成门电路 55

2.3.1 TTL集成门电路的结构 55

2.3.2 TTL门电路 58

2.4 MOS门电路 64

2.4.1 NMOS门电路 64

2.4.2 CMOS门电路 65

2.4.3 CMOS集成电路的主要特点和使用中应注意的问题 69

2.5 TTL电路与CMOS电路的接口 70

2.6 门电路的VHDL描述 73

2.6.1 二输入与非门、与门、或门、或非门、异或门的VHDL程序 73

2.6.2 四输入与非门的VHDL程序 74

本章小结 76

习题二 76

第3章 组合逻辑电路 80

3.1 概述 80

3.2 组合逻辑电路的基本分析和设计方法 81

3.2.1 组合逻辑电路的基本分析方法 81

3.2.2 组合逻辑电路的基本设计方法 83

3.3 若干常用的组合逻辑电路 84

3.3.1 全加法器 84

3.3.2 编码器 91

3.3.3 数值比较器 97

3.3.4 译码器 100

3.3.5 数据分配器 108

3.3.6 数据选择器 109

3.4 组合电路中的竞争—冒险 115

3.4.1 竞争—冒险的概念及其产生原因 116

3.4.2 消除竞争—冒险的方法 117

本章小结 120

习题三 120

第4章 触发器 124

4.1 概述 124

4.2 电平型基本RS触发器 124

4.2.1 与非门构成的基本RS触发器 124

4.2.2 或非门构成的基本RS触发器 126

4.2.3 电平型基本RS触发器的动作特点 127

4.2.4 电平型基本触发器的VHDL描述 127

4.3 时钟控制的电平触发器(同步触发器) 128

4.3.1 同步RS触发器 129

4.3.2 同步D触发器 131

4.3.3 同步JK触发器 132

4.3.4 同步T触发器和T′触发器 132

4.3.5 同步触发器的动作特点 133

4.4 主从触发器 134

4.4.1 主从RS触发器 134

4.4.2 主从D触发器 135

4.4.3 主从JK触发器 136

4.5 边沿触发器 139

4.5.1 维持阻塞结构正边沿触发器 139

4.5.2 利用传输延迟时间的负边沿触发器 141

4.6 CMOS触发器 143

4.6.1 带使能端的CMOS型D触发器 143

4.6.2 CMOS主从D触发器 143

4.6.3 CMOS主从JK触发器 144

4.7 钟控触发器的逻辑功能及其描述方法 145

4.7.1 钟控触发器按逻辑功能的分类 145

4.7.2 触发器的电路结构和逻辑功能的关系 147

4.8 不同类型触发器之间的转换 148

4.8.1 D型触发器转换成JK型触发器 148

4.8.2 JK型触发器转换成D触发器 149

4.9 触发器的动态参数 149

4.10 触发器的VHDL描述 150

本章小结 154

习题四 154

第5章 时序逻辑电路 161

5.1 概述 161

5.2 时序逻辑电路的状态转换表、状态转换图和时序图 163

5.2.1 状态转换表(state table) 163

5.2.2 状态转换图(state diagram) 164

5.2.3 时序图(timing diagram) 165

5.3 同步时序逻辑电路的分析和设计方法 165

5.3.1 同步时序逻辑电路的分析方法 165

5.3.2 同步时序逻辑电路的设计方法 169

5.4 异步时序电路的分析和设计方法 179

5.4.1 脉冲型异步时序电路的分析方法 179

5.4.2 脉冲型异步时序电路的设计方法 181

5.5 几种常用的时序逻辑电路 183

5.5.1 寄存器和移位寄存器(Register and Shift Register) 183

5.5.2 计数器 188

5.5.3 顺序脉冲发生器 208

5.5.4 序列信号发生器 210

5.6 时序逻辑电路中的竞争—冒险现象 212

5.7 时序逻辑电路的VHDL描述 214

本章小结 219

习题五 220

第6章 脉冲信号的产生与整形 228

6.1 概述 228

6.2 时基集成电路的结构和工作原理 228

6.2.1 555时基电路的特点和封装 228

6.2.2 555时基电路的工作原理 229

6.2.3 双极型555和CMOS型555的性能比较 234

6.3 施密特触发器 235

6.3.1 集成施密特触发器 235

6.3.2 用555定时器接成的施密特触发器 238

6.3.3 施密特触发器的应用 239

6.4 单稳态触发器 240

6.4.1 用门电路组成的单稳态触发器 240

6.4.2 集成单稳态触发器 243

6.4.3 用555时基电路构成的单稳态触发器 244

6.4.4 单稳态触发器的应用 246

6.5 多谐振荡器 248

6.5.1 对称式多谐振荡器 248

6.5.2 非对称式多谐振荡器 250

6.5.3 环形振荡器 251

6.5.4 用施密特触发器构成的多谐振荡器 253

6.5.5 石英晶体多谐振荡器 253

6.5.6 用555时基电路构成的多谐振荡器 254

6.5.7 压控振荡器 256

本章小结 260

习题六 261

第7章 半导体存储器 264

7.1 概述 264

7.2 只读存储器(ROM) 264

7.2.1 只读存储器的电路结构 264

7.2.2 掩模只读存储器 265

7.2.3 可编程只读存储器(PROM) 267

7.2.4 可擦除的可编程序只读存储器(EPROM) 267

7.2.5 电信号擦除的可编程ROM(EEPROM) 268

7.2.6 快闪存储器(Flash Memory) 269

7.3 随机存储器(RAM) 270

7.3.1 静态随机存储器(SRAM) 271

7.3.2 动态随机存储器(DRAM) 272

7.4 存储器容量的扩展 272

7.4.1 位扩展方式 272

7.4.2 字扩展方式 274

7.5 用存储器实现组合逻辑函数 275

7.6 存储器的VHDL描述 279

本章小结 281

习题七 281

第8章 可编程逻辑器件 284

8.1 概述 284

8.2 可编程逻辑器件的基本结构和电路表示方法 285

8.2.1 可编程逻辑器件的基本结构 285

8.2.2 PLD电路的表示方法 285

8.3 可编程阵列逻辑(PAL) 286

8.3.1 基本的PAL电路 286

8.3.2 带寄存器输出的PAL电路 288

8.3.3 两种输出结构的PAL电路 290

8.3.4 带异或输出的PAL电路 290

8.3.5 运算选通反馈结构 293

8.3.6 PAL的应用举例 294

8.4 可编程通用阵列逻辑(GAL) 298

8.4.1 GAL器件的基本结构 298

8.4.2 输出逻辑宏单元OLMC 298

8.4.3 GAL器件的结构控制字 298

8.4.4 输出逻辑宏单元(OLMC)的组态 301

8.4.5 GAL器件行地址映射图 302

8.5 复杂可编程逻辑器件(CPLD) 302

8.5.1 XC9500系列器件结构 303

8.5.2 功能块FB 303

8.5.3 宏单元 304

8.5.4 乘积项分配器(PT) 305

8.5.5 Fast CONNECT开关矩阵 306

8.5.6 输入/输出块(IOB) 307

8.5.7 JTAG边界扫描接口 307

8.6 现场编程门阵列(FPGA) 308

8.6.1 FPGA的基本结构 308

8.6.2 可配置逻辑块(CLB)结构 310

8.6.3 输入/输出块(IOB)结构 316

8.6.4 FPGA的互连资源 319

8.7 在系统可编程逻辑器件(ISP-PLD) 321

8.7.1 ispLSI的基本结构 322

8.7.2 通用逻辑块(GLB) 322

8.7.3 全局布线区GRP 323

8.7.4 输出布线区ORP 324

8.7.5 输入/输出单元 325

8.7.6 时钟网络 326

8.7.7 边界扫描 326

8.7.8 用户电子标签(UES)和保密位 327

本章小结 327

习题八 328

第9章 数/模转换与模/数转换 330

9.1 概述 330

9.2 数/模转换器(DAC) 330

9.2.1 数/模转换器基本原理 330

9.2.2 数/模转换器的主要技术指标 334

9.2.3 集成DAC典型芯片 335

9.2.4 集成DAC的应用 338

9.3 模/数转换器(ADC) 340

9.3.1 模/数转换器基本原理 341

9.3.2 模/数转换器的主要技术指标 348

9.3.3 集成ADC典型芯片 348

9.3.4 集成ADC的应用 355

本章小结 358

习题九 359

附录A 习题参考答案 361

附录B 文字符号及其说明 366

参考文献 368