《数字逻辑基础》PDF下载

  • 购买积分:11 如何计算积分?
  • 作  者:刘延兴著
  • 出 版 社:北京:中国铁道出版社
  • 出版年份:2004
  • ISBN:7113059511
  • 页数:286 页
图书介绍:本书详细讲解了数字逻辑的基本内容,包括:数字系统、逻辑门、电路特征、布尔代数、卡诺图、组合逻辑、时序逻辑、数字电路应用、存储器、微处理机、微电脑系统等。

目 录 1

第1章数字系统 1

1-1各种不同的数字系统 2

1-2二进制的运算 3

1-2-1二进制的加法运算 4

1-2-2二进制的减法运算 4

1-2-3二进制的乘法运算 6

1-2-4二进制的除法运算 7

1-3补数 8

1-3-1 R-1的补数 9

1-3-2以R-1的补数做减法 10

1-3-3 R的补数 12

1-3-4用R的补数做减法 14

1-4负数的表示法 16

1-4-1符号大小表示法 16

1-4-2 1的补数表示法 17

1-4-3 2的补数表示法 18

1-5溢位 19

1-5-1有效范围判断法 19

1-5-2进位判断法 20

1-5-3符号判断法 23

1-6不同进制的转换 26

1-6-1二进制转换成2K进制 27

1-6-2 2K进制转换成二进制 28

1-6-3二进制转换成十进制 29

1-6-4十进制转换成二进制 31

1-6-5十进制转换成任何进制 34

1-6-6任何进制转换成十进制 36

1-6-7二进制转换成任何进制 38

1-6-8任何进制转换成二进制 40

1-6-9其他进制的转换 41

第2章数字编码 44

2-1各种不同的数字编码 45

2-1-1二进制码 45

2-1-2 BCD码 46

2-1-3 84-2-1码 47

2-1-42421码 48

2-1-5格雷码 49

2-1-6加三码 50

2-1-7标准BCD码 51

2-1-8 ASCII码 52

2-1-9 EBCDIC码 54

2-1-10区域十进制与聚集十进制 56

2-1-11霍夫曼码(Huffman Code) 57

2-2数字编码的转换 59

2-2-1二进制码转换成格雷码 60

2-2-2格雷码转换成二进制码 61

2-2-3十进制码转换成BCD码 62

2-2-5 BCD码转换成加三码 63

2-2-4 BCD 码转换成十进制码 63

2-3有检查能力的数字编码 64

2-2-6加三码转换成BCD码 64

2-3-1 二五码 65

2-3-2五取二码 65

2-3-3环形计数码 66

2-3-4奇偶校验码 67

2-3-5海明码 69

2-3-6海明距离 70

2-3-7 CRC码 71

第3章逻辑门 73

3-1-1 与门 74

3-1 基本门 74

3-1-2或门 75

3-1-3 非门 75

3-2万用门 76

3-2-1与非门 76

3-2-2或非门 77

3-2-3隐示门 78

3-3一致门 79

3-3-1 互斥或门 79

3-3-2互斥或非门 80

9-1什么是时序逻辑 1 81

3-4丛集门 81

3-5对等逻辑 83

第4章逻辑门内部电路 85

4-1 DCTL系列逻辑门 86

4-2 RTL系列逻辑门 87

4-3 RCTL系列逻辑门 88

4-4 DTL系列逻辑门 89

4-5 HTL系列逻辑门 91

4-6TTL系列逻辑门 92

4-7 ECL系列逻辑门 100

4-8IIL系列逻辑门 101

4-9 MOS系列逻辑门 103

4-9-1空乏型MOS 103

4-9-2空乏型MOS系列逻辑门 108

4-9-3增强型MOS 110

4-9-4增强型MOS系列逻辑门 114

第5章电路特性 117

5-1高低电位 118

5-2延迟时间 119

5-3消耗功率 120

5-4扇出数 121

第6章布尔代数 122

6-1布尔代数的表示 123

6-2布尔代数的基本运算定理 124

6-2-1布尔加 124

6-2-2布尔乘 125

6-2-3自补定理 126

6-2-4交换律 126

6-2-5结合律 127

6-2-6分配律 127

6-2-8吸收律(Absorption) 128

6-2-7笛摩根定理(DeMorgan s Theorem) 128

6-2-9消去定理 129

6-2-10对偶定理(DualityTheorem) 130

6-3布尔代数的化简 132

第7章卡诺图 137

7-1卡诺图的形式 138

7-1-1标准型卡诺图 139

7-1-2函数型卡诺图 139

7-1-3包含型卡诺图 140

7-1-4混合型卡诺图 140

7-2卡诺图的化简 141

第8章组合逻辑 149

8-1什么是组合逻辑 150

8-2加法器的设计 150

8-2-1 半加器 150

8-2-2全加器 151

8-2-3并加器 152

8-2-4串加器 154

8-2-5 BCD十进制加法器 154

8-3-1半减器 157

8-3减法器的设计 157

8-3-2全减器 158

8-3-3 1的补数减法器的设计 159

8-3-4 2的补数减法器的设计 160

8-4加/减法器的设计 161

8-5乘法器的设计 162

8-5-1一位乘法器 162

8-5-2二位乘法器 163

8-5-3三位乘法器 163

8-6平方器的设计 165

8-6-1一位平方器 165

8-6-2二位平方器 165

8-6-3三位平方器 167

8-7奇偶校验位产生器的设计 168

8-8奇偶校验位检查器的设计 170

8-9比较器的设计 171

8-9-1一位比较器 171

8-9-2二位比较器 172

8-9-3四位比较器 173

8-10编码器 174

8-11解码器 177

第9章时序逻辑 180

9-2锁存器(Latch) 181

9-2-1 RS锁存器(RS Latch) 182

9-3触发器(Flip Flop) 184

9-3-1 R-S触发器(RS F/F) 185

9-3-2 J-K触发器(JK F/F) 187

9-3-3 D型触发器(DType F/F) 190

9-3-4 T型触发器(T Type F/F) 191

9-3-5各种触发器的替代 192

9-4寄存器(Register) 208

9-4-1存储寄存器 209

9-4-2移位寄存器(Shift Register) 211

9-5计数器(Counter) 215

9-5-2模数计数器(Model Counter) 216

9-5-1同步计数器(Synchronous Counter) 216

9-5-3环形计数器(Ring Counter) 220

9-5-4强生计数器(Johnson Counter) 222

9-5-5异步计数器(Asynchronous Counter) 223

第10章数字电路的应用 227

10-1 555 IC电路 228

10-2七段显示器 232

第11章可编程规划逻辑 237

11-1 PLD 238

11-2 PAL 238

11-3 GAL 245

11-4 PALCE 248

11-5 PLA 249

第12章存储器 254

12-1存储器的分类 255

12-2只读存储器(ROM) 255

12-2-1 Mask ROM 255

12-2-2 PROM 257

12-2-3 EPROM 258

12-2-4 EEPROM 259

12-3随机存取存储器(RAM) 259

12-3-1 SRAM 260

12-3-2 DRAM 262

12-4半导体存储器的优缺点 263

第13章CPU 265

13-1 CPU简介 266

13-2 CPU的内部结构 268

13-3 CPU的内部寄存器 272

第14章微型计算机系统 277

14-1微型计算机的简介 278

14-1-1输入单元(Input Unit;IU) 279

14-1-2输出单元(Output Unit;OU) 280

14-1-3存储单元(Memory Unit;MU) 281

14-1-4算术逻辑单元(Arithmatic and Logic Unit;ALU) 283

14-1-5控制单元(Control Unit) 283

14-2 RISC计算机与CISC计算机 284

14-3单芯片微型计算机 284