当前位置:首页 > 工业技术
可编程逻辑器件PLD实用设计技术
可编程逻辑器件PLD实用设计技术

可编程逻辑器件PLD实用设计技术PDF电子书下载

工业技术

  • 电子书积分:17 积分如何计算积分?
  • 作 者:朱世鸿著
  • 出 版 社:北京:电子工业出版社
  • 出版年份:1994
  • ISBN:7505323202
  • 页数:551 页
图书介绍:
《可编程逻辑器件PLD实用设计技术》目录

目录 1

第一章 PLD原理和应用 1

§1.1 可编程逻辑器件 1

一、数字逻辑器件分类和特点 1

二、ASIC的基本原理和设计方法 2

三、PLD可编程逻辑器件的基本结构和工作原理 4

§1.2 可编程阵列逻辑器件PAL 12

一、PAL器件结构简介 12

二、PAL逻辑功能分类 15

§1.3 通用逻辑阵列器件GAL 24

一、通用逻辑阵列GAL基本性能简介 24

二、普及型GAL16V8和GAL20V8的基本性能 25

三、超高速GAL16V8A和GAL20V8A的基本性能 34

四、isPGAL16Z8基本性能 35

五、GAL39V18基本性能 40

第二章 PLD编程器设计 47

§2.1 编程器设计方法 47

一、编程器通讯方式 47

二、编程器电源 48

§2.2 PROM编程器设计 49

一、PROM编程原理 49

二、PROM编程器原理 49

§2.3 EPROM编程器设计 52

一、EPROM编程器硬件设计 52

二、EPROM编程器软件设计 52

§2.4 PAL编程器设计 55

一、PAL熔丝作图 55

二、PAL编程器设计 56

§2.5 GAL编程器设计 64

一、GAL编程原理 64

二、GAL编程器原理 66

第三章 可编程逻辑器件应用设计软件包 70

§3.1 ABEL高级可编程逻辑设计软件包 71

一、ABEL软件基本语法 72

二、ABEL程序基本结构 78

三、ABEL指令集 92

四、ABEL软件应用实例 96

一、CUPL软件基本语法 114

§3.2 CUPL高级可编程逻辑设计软件包 114

二、CUPL简化逻辑设计 122

三、CUPL设计状态机 122

§3.3 PALASM2可编程逻辑设计软件包 124

一、说明部分 126

二、逻辑方程部分 127

§3.4 FM可编程逻辑设计软件包 128

第四章 PAL GAL应用开发实例 129

1.基本逻辑门设计 131

一、基本逻辑电路 131

§4.1 PAL应用设计实例 131

2.基本触发器设计 135

3.四位移位寄存器/比较器 140

4.四位双向移位寄存器和比较器 142

5.八位计数器 148

6.八位移位寄存器 153

7.八位比较器 158

8.八位加/减计数器 164

9.多功能八位寄存器 169

10.九位寄存器 173

11 双限值比较器 179

12.BCD/HEX计数器 186

13.双8∶1多路选择开关 193

14.串行二进制数到BCD码的转换 195

二、工业自动控制技术 202

1.轴角编码器 202

2.步进电机控制 216

3.交通灯控制 222

4.电子骰子游戏 236

1.CPU和存储器接口电路 242

三、微机系统和接口电路 242

2.八位I/O优先译码器 247

3.译码器 249

4.存储器控制逻辑 249

5.64K DRAM的刷新控制 258

6.打印机接口电路 264

7.CRT接口电路 266

8.中断控制器 270

9.串行数据控制器 275

1.八位数据的检错和纠错 278

四、数据检测和纠错 278

2.32位CRC错误检测 295

§4.2 GAL应用设计实例 315

一、基本逻辑电路及应用 315

1.基本逻辑门设计和应用 315

2.基本触发器 318

3.序列发生器 323

4.多相位时钟脉冲发生器 329

5.单脉冲发生器 333

6.时钟展宽电路 341

7.四路四选一多路开关 345

8.四位级联加器 349

9.环形移位寄存器 350

10.六位移位寄存器 355

11.自启动计数器 358

12.四位加/减计数器 362

13.七位计数器 366

14.可控二/十进制计数器 370

15.8421码和2421码转换电路 374

16.可控代码变换电路 379

17.三层电梯控制器 385

二、微机系统和接口电路 407

1.八位CPU存储空间扩展 407

2.编码键盘接口 412

3.共享RAM仲裁电路 417

4.可控等待状态发生器 419

5.总线接收/发送和数据选择开关 426

6.总线仲裁器 430

7.双通道动态RAM控制器 434

8.存储器地址译码器 441

9.保密字译码器 443

10.八一三优先级编码器 446

11.带有等待状态发生器的译码器 450

第五章 EPROM在数字逻辑系统中的应用 454

§5.1 EPROM和EEPROM的工作原理和电性能 454

一、EPROM工作原理和电性能 454

二、EEPROM的工作原理和电性能 456

§5.2 EPROM在数字逻辑系统中的设计应用 458

一、EPROM在数据处理中的应用 458

二、EPROM在组合逻辑电路中的应用 461

三、EPROM在时序逻辑电路中的应用 466

四、EPROM的综合应用 471

第六章 数字系统的可靠性技术 475

§6.1 系统噪声 476

一、耦合噪声 476

§6.2 电源噪声及抑制技术 479

一、交流电源噪声及抑制技术 479

三、地阻抗和电源耦合噪声 479

二、信号线抖动噪声 479

二、直流噪声及抑制技术 481

§6.3 接地技术 482

一、模块单元间和系统安全接地技术 483

二、单元电路接地技术 483

§6.4 数字信号的传输驱动技术 486

一、信号反射 486

二、匹配技术 487

三、数字信号传输驱动技术 489

四、总线阻抗匹配设计实例 492

一、光电耦合器原理 493

§6.5 光电耦合抗干扰隔离技术 493

二、光电耦合器的应用 495

§6.6 屏蔽技术 498

一、屏蔽材料 499

二、屏蔽壳的结构设计 500

§6.7 低耗、超高速数字逻辑电路的应用技术 501

一、高速CMOS-74HC系列的应用技术 501

二、超高速逻辑电路ECL的应用技术 503

第七章 附录 510

§7.1 数字电路基础知识 510

一、基本公式 512

二、逻辑函数的标准形式 513

三、逻辑函数的卡诺图化简法 515

四、数字逻辑电路 520

§7.2 GAL系列器件技术规范 521

一、GAL系列器件规范表示法 521

二、GAL16V8、GAL20V8器件电参数 521

三、GAL39V8器件电参数 529

§7.3 PAL系列器件技术规范 534

一、PAL系列器件规范表示法 534

二、PAL器件电参数 536

返回顶部